说明: 摘要 计数器的应用已经越来越广泛,对它的研究和发展有着十分重要的意义。本文通过用FPGA及VHDL硬件描述语言编程的方法来实现8位异步计数器的功能,简单的说,也就是通过划分模块的方法来分别实现设置时间间隔,溢出控制等功能。论文还讨论了电路功能的仿真、综合以及实现过程,运用了对时间进行分频的方法来实现了时间间隔的设置,在Modelsim 的开发环境下对计数器的VHDL程序进行仿真,并且根据仿真波形来验证设计的正确性。 关键字:仿真,硬件描述语言,计数器,溢出,综合,模块
<chenxh> 在 上传 | 大小:162816