您好,欢迎光临本网站![请登录][注册会员]  
文件名称: 2015年电赛F题数字频率计工程
  所属分类: 硬件开发
  开发工具:
  文件大小: 16mb
  下载次数: 0
  上传时间: 2018-10-27
  提 供 者: wangwu******
 详细说明: 2015年电赛F题数字频率计,采用的FPGA +STM32的方案,FPGA负责测频率、时间间隔。stm32负责显示控制。 题目简析:测量频率采用等等精度法即可达到题目要求的精度,电路方案是信号通过高速比较器直接接入FPGA,比较器推荐使用tlv3501.不需要电平控制电路。本题的难点在于测量时间间隔,相对误差10^-2 ,时间间隔范围是0.1US-100MS。因此时间的分辨率要达到1ns,也就是时钟频率要跑到1Ghz,这对于大多数FPGA是不可能完成的。本方案采用状态法测量时间间隔的方案,时钟采用PLL倍频出来的250Mhz,等效成1Ghz的采样频率,满足题目进度要求。工程代码完整分FPGA工程和stm32工程,转换公式注释明了。
(系统自动生成,下载前可以参看下载内容)

下载文件列表

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等多线程下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.
 相关搜索: 代码
 输入关键字,在本站1000多万海量源码库中尽情搜索: