您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于VHDL的正弦波发生器设计

  2.  传统的用分立元件或通用数字电路元件设计电子线路的方法设计周期长,花费大,可移植性差。本文以正弦波发生器为例,利用EDA 技术设计电路,侧重叙述了用VHDL 来完 成直接数字合成器(DDS) 的设计,DDS 由相位累加器和正弦ROM 查找表两个功能块组成,其中ROM查找表由兆功能模块LPM-ROM来实现。
  3. 所属分类:专业指导

    • 发布日期:2010-02-26
    • 文件大小:94208
    • 提供者:silence1983
  1. 基于 FPGA 的 DDS 算法的优化

  2. 由于 DDS 具有快速频率切换时间、极高的频率精 度和分辨率以及易于控制各种调制方式等优点 ,但是 现在很多 DDS 专用芯片不具备 L FM 功能 ,而且只能 在固定的工作方式下使用。 随着 VL SI 技术的进步 , 现在用 FP GA 来实现 DDS ,完全可以根据用户需要进行设计 ,而且能在系统 上灵活地改变系统结构。但是传统的基于 FP GA 的 DDS 算法在某些应用中资源利用率不高 ,输出频率不 够精准 ,需要加以改进或简化。
  3. 所属分类:硬件开发

    • 发布日期:2011-04-21
    • 文件大小:175104
    • 提供者:assassin21010
  1. 基于FPGA的DDS信号发生器

  2.    本文介绍了一种基于FPGA的DDS基本信号发生器的设计方法, 应用VHDL语言编程及QuartusII软件进行编译和波形仿真,用VHDL语言对DDS进行供能描述,方便在不同的实现方式下移植和修改参数,QuartusII软件提供了方便的编译和综合平台,大大缩短了DDS的设计和开发周期。DDS模型由相位累加器、波形存储器ROM查找表(LUT)、D/A 转换器(DAC)以及低通滤波器(LPF)构成。本设计基于DDS 原理和FPGA 技术按照顺序存储方式,把正弦波、三角波、方波、锯齿波四种波形的
  3. 所属分类:硬件开发

    • 发布日期:2013-08-23
    • 文件大小:965632
    • 提供者:u011794628
  1. DSP中的基于DSP Builder的正弦信号源优化设计与实现

  2. 本文主要介绍直接数字频率合成器的原理和特点,研究用DSP Builder实现正弦信号发生器的设计方法,继承了传统DDS信号源调频、调相迅速的优点,给出了查找表压缩优化方法。并应用Altera公司推出的DSP Builder和QuartusⅡ进行了仿真实现。实际结果表明,此设计方法在节约芯片资源的基础上达到了较高了精度。   l DDS的基本原理   DDS的结构由相位累加器,相位调制器,波形存储ROM和D/A转换器组成。一个正弦信号发成器结构图如图1所示。相位累加器是整个DDS的核心,完成相位累
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:277504
    • 提供者:weixin_38692969
  1. 模拟技术中的基于AD9851信号发生器的设计

  2. 摘要:基于直接数字频率合成(DDS)原理,采用AD9851型DDS器件设计一个信号发生器,实现50 Hz~60 MHz范围内的正弦波输出。通过功率放大,在50Ω负载的情况下,该信号发生器在50 Hz~10 MHz范围内输出稳定正弦波,电压峰峰值为0~5V±0.3V.   0 引言   直接数字合成(Direct Digital Synthesis-DDS)是近年来新的电子技术。单片集成的DDS产品是一种可代替锁相环的快速频率合成器件。DDS是产生高精度、快速变换频率、输出波形失真小的优先选用
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:269312
    • 提供者:weixin_38656374
  1. 模拟技术中的基于DDS技术的波形发生器设计与仿真

  2. 摘要:本文介绍了基于FPGA技术的DDS波形发生器的原理与设计,并利用SignalTapII嵌入式逻辑分析仪对正弦波、三角波、方波、锯齿波进行仿真验证。实验结果表明,利用FPGA能在很短时间内快速构建任意波形,提高了设计效率,具有实际应用价值。   1.引言   DDS频率合成器具有频率分辨率高,输出频点多,可达2N个频点(假设DDS相位累加器的字长是N);频率切换速度快,可达us量级;频率切换时相位连续的优点,可以输出宽带正交信号,其输出相位噪声低,对参考频率源的相位噪声有改善作用;可以产
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:254976
    • 提供者:weixin_38630612
  1. 模拟技术中的基于DDS的无线数据传输系统设计与实现

  2. DDS 技术是近几年来迅速发展的频率合成技术, 它采用全数字化的技术, 具有集成度高、体积小、相对带宽宽、频率分辨率高、跳频时间短、相位连续性好、可以宽带正交输出、可以外加调制的优点, 并方便与控制器接口构成智能化的频率源。由于基准时钟的频率一般固定, 因此相位累加器的位数决定了频率分辨率, 位数越多, 分辨率越高。基于DDS 诸多优点, 本系统采用DDS技术来实现数字调制功能, 充分发挥DDS 的优势, 使系统结构简单、功能强大。   1 硬件实现及工作原理   本系统为一套无线数据传输系
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:205824
    • 提供者:weixin_38701725
  1. 模拟技术中的基于DDS的高精度函数信号发生器研制

  2. 引言   直接数字频率合成技术(Direct Digital FrequencySynthesis ,DDS)是从相位概念出发直接合成所需波形的一种新的频率合成技术。DDS 技术具有相对带宽宽、频率转换时间短、频率分辨率高等优点,广泛用于高精度频率合成和任意信号发生。本文采用单片机控制DDS芯片,设计实现了一种高精度多波形的信号源。   1 DDS原理   DDS的基本结构包括:相位累加器、正弦查询表、数模转换器(DAC)及低通滤波器等。DDS 原理如图1所示。     图1 中信号
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:154624
    • 提供者:weixin_38695452
  1. 单片机与DSP中的DDS各部分的具体参数

  2. 作为频率信号源,DDS系统的输出频率范围、频率分辨率、频率稳定度、波形的谐波失真等是人们主要关心的指标。由于电路复杂性、价格及现有技术条件的限制,不可能无限地提高这些指标,那么这些指标的相互关系是怎样的呢?下面做一些简要的分析。  相位累加器的位数N、数模转换比特数n、时钟频率fc及其稳定度、低通滤波器(LPF)的特性等是决定DDS系统指标的重要参数。  事实上,可以认为DDS系统是模拟信号转化成数字信号的逆过程,即是将单频正弦模拟信号采样、量化的逆过程。单频正弦模拟信号的频率对应于DDS系统的
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:61440
    • 提供者:weixin_38727825
  1. 单片机与DSP中的DDS的基本参数计算公式

  2. 由于相位累加器是N比特的模2加法器,正弦查询表ROM中存储一个周期的正弦波幅度量化数据,所以频率控制字M取最小值1时,每2n个时钟周期输出一个周期的正弦波。所以此时有 式中,f0为输出信号的频率;f0为时钟频率;N为累加器的位数。  更一般的情况,频率控制字是M时,每2n/M个时钟周期输出一个周期的正弦波。所以此时有 式(5-2-2)为DDS系统最基本的公式之一。由此可以得出   当N比较大时,对于很大范围内的M值,DDS系统都可以在一个周期内输出足够的点,保证输出波形
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:45056
    • 提供者:weixin_38535808
  1. 单片机与DSP中的DDS的基本原理

  2. DDS的原理框图如图所示。图中,相位累加器可在每一个时钟周期来临时将频率控制字(TUNING WORD)所决定的相位增量M累加一次,如果计数大于2N,则自动溢出,而只保留后面的N位数字于累加器中。正弦查询表ROM用于实现从相位累加器输出的相位值到正弦幅度值的转换,然后送到DAC中将陲弦幅度值的数字量转变为模拟量,最后通过滤波器输出一个很纯净的正弦波信号。图锁相环组成的原理框图   欢迎转载,信息来自维库电子市场网(www.dzsc.com)  来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:49152
    • 提供者:weixin_38737980
  1. 单片机与DSP中的基于DDS技术的BPSK信号生成

  2. 0 引言   直接数字式频率合成器(Direct Digitalfrequency Synthesizer,DDS)是从相位概念出发,直接合成所需波形的频率合成技术。VHDL是IEEE的工业标准硬件描述语言,可描述硬件电路的功能、信号连接关系及定时关系,在电子工程领域用来描述、验证和设计电子线路,得到了广泛应用。故将VHDL语言与DDS技术结合,设计生成BPSK信号。   1 DDS的基本原理   DDS把一系列数字量形式的信号通过数模转换器(DAC)转换成模拟量形式的信号,其基本结构如图
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:178176
    • 提供者:weixin_38677472
  1. 电子测量中的基于数字频率合成DDS的正弦信号发生器设计

  2. 1 引言   直接数字频率合成DDS(Direct Digital Syndaesis)是实现数字化的一项关键技术,广泛应用于电信与电子仪器领域DDS通常是在CPLD或FPGA内设置逻辑电路实现的,但由于DDS输出受到D/A转换器的速率及D/A转换后I/V转换中运放的带宽增益和响应时间的限制,CPLD和FPGA内部实现方案在高频段信号幅值已不稳定。因此,这里介绍一种基于DDS器件AD9851的信号发生器设计方案。   2 AD9851简介   AD9851是ADI公司采用先进CMOS技术生
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:312320
    • 提供者:weixin_38719643
  1. 单片机与DSP中的一种基于DDS技术的信号发生器研究与实现

  2. 研究了一种基于DDS芯片AD9850和单片机AT89S52的信号发生器系统,能够产生正弦波、三角波和方波三种波形。该系统频率、幅值均可数控调节,相比传统信号发生器的性能,具有频带宽、频率稳、波形良好、接口简单、编程方便、成本低、易小型化等优点。   1 DDS技术基本原理   DDS法实现正弦信号发生器的原理框图,如图l所示,主要由相位累加器、相位调制器、正弦ROM查找表、D/A转换器及低通滤波器构成,其中相位累加器是整个DDS的核心,完成相位累加运算。DDS技术是根据相位间隔对正弦信号进行
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:350208
    • 提供者:weixin_38628183
  1. EDA/PLD中的系统的有关仿真

  2. 系统的有关仿真如图3~5所示,清读者自己对仿真结果进行分析。从仿萁结果可以看出,对应模块的设计是正确的。   图3  相位累加器SUM99的仿真结果  图4 正弦查找表ROM仿真结果 图5 整个系统DDS的仿真结果   欢迎转载,信息来源维库电子市场网(www.dzsc.com)  来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:274432
    • 提供者:weixin_38701952
  1. EDA/PLD中的DDS的FPGA实现设计

  2. 根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时钟输入CLK,使能端EN,复位端RESET,频率控制字K,输出信号为Q。   图2 DDS内部组成框图   整个DDS模块采用一个时钟,以用来同步各个模块的运算速度。其中相位累加器SUM99是一个带有累加功能的10位加法器,它以设定的10位频率控制字Κ作为步长来进
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:679936
    • 提供者:weixin_38627590
  1. 基础电子中的DDS 的工作原理

  2. 图1 是DDS的基本原理图,频率控制字M和相位控制字分别控制DDS输出正(余)弦波的频率和相位。DDS系统的核心是相位累加器,它由一个累加器和一个N位相位寄存器组成。每来一个时钟脉冲,相位寄存器以步长M增加。相位寄存器的输出与相位控制字相加,其结果作为正(余)弦查找表的地址。正(余)弦查找表由ROM构成,内部存有一个完整周期正弦波的数字幅度信息,每个查找表的地址对应正弦波中0~360°范围内的一个相位点。查找表把输入的地址信、惠映射成正(余)弦波的数字幅度信号,同时输出到数模转换器DAC的输入端
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:66560
    • 提供者:weixin_38660295
  1. 混合仿真下DDS的改进研究与实现

  2. 1 引 言   DDS(Direct Digital Frequency Synthesis,直接数字频率合成器)是一种从相位概念出发直接合成所需波形的频率合成技术。由于DDS具有相对频带宽、频率分辨率高、频率变化速度快与相位可连续线性变化等一系列特点,已被广泛应用于数字通信系统中。目前,可供用户选择的高性能、多功能的专用DDS芯片比较多。然而在某些对控制方式、置频速率等方面有特殊要求的场合,设计一个基于高性能FPGA(Field Programming Gate Array,现场可编程门阵
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:158720
    • 提供者:weixin_38751905
  1. 单片机与DSP中的用于DDS系统相位累加器的加法器设计

  2. 频率源是雷达、通信、电子对抗与电子系统实现高性能指标的关键之一,被喻为众多电子系统的“心脏”。而当今高性能的频率源均通过频率合成技术实现。传统的频率合成器有直接频率合成器和锁相环两种。直接数字式频率合成(Direct Digital Frequency Synthesis,DDS或DDFS)将先进的数字处理理论与方法引入信号合成领域,标志着第三代频率合成技术的出现。DDS具有相对带宽宽、频率转换时问短、频率分辨率高、输出相位连续、可产生宽带正交信号及其他多种调制信号、可编程和全数字化、控制灵活方
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:75776
    • 提供者:weixin_38665411
  1. 系统的有关仿真

  2. 系统的有关仿真如图3~5所示,清读者自己对仿真结果进行分析。从仿萁结果可以看出,对应模块的设计是正确的。   图3  相位累加器SUM99的仿真结果  图4 正弦查找表ROM仿真结果 图5 整个系统DDS的仿真结果   欢迎转载,信息维库电子市场网(www.dzsc.com)  :
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:418816
    • 提供者:weixin_38506138
« 12 »