您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. CPLD 应用中计数器竞争2冒险现象的一种消除方法

  2.  针对CPLD 应用中计数器存在竞争2冒险现象的特点,为了能在基于CPLD 的时序 系统的设计中正确地、方便地使用计数器的输出,提出了一种消除CPLD 计数器输出竞争- 冒 险现象的简便方法。仿真结果表明了该方法的有效性。
  3. 所属分类:硬件开发

    • 发布日期:2011-12-06
    • 文件大小:99328
    • 提供者:du23du
  1. DSP中的应用CPLD和DSP的人机接口模块设计

  2. 路面剪切实验机是用于测量路面结构层与路面层之间剪切力的一种试验仪器,市面已有的成熟产品,大多以单片机为控制核心器件,无法实现精确测量的目的。DSP作为新型控制器,早已有很多成熟的应用,尤其是其中的LF2407A特别适合电动机控制并能实现数据采集等功能。   介绍一种基于CPLD和TMS320LF2407A型DSP的人机接口模块应用系统,这种系统在新型路面剪切实验机上得到了较好的应用,能够很好地实现数据采集、电动机调速等目的。以CPLD为桥梁,实现快速DSP和慢速外设的接口模块设计,并给出其硬件电
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:139264
    • 提供者:weixin_38694674
  1. DSP中的基于CPLD的计算机并口EPP模式设计

  2. 随着人们生活节奏的加快,越来越多的场合需要使用电子手段动态发布信息,对计算机外设的数据采集速度的要求也越来越高。传统的异步串行通讯方式虽然具有数据传输距离较远的优势,但是由于数据传输速度慢,会造成传输速率的瓶颈问题。所以在一些需要高速数据传输的场合,使用并行接口一直是一种比较理想的解决方法。   CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:242688
    • 提供者:weixin_38730201
  1. DSP中的基于DSP的CPLD多方案现场可编程配置

  2. 20世纪70年代,最早的可编程逻辑器件--PLD诞生了。其输出结构是可编程的逻辑宏单元,因为它的硬件结构设计可由软件完成(相当于房子盖好后人工设计局部室内结构),因而它的设计比纯硬件的数字电路具有很强的灵活性,但其过于简单的结构也使它们只能实现规模较小的电路。为弥补PLD只能设计小规模电路这一缺陷,20世纪80年代中期,推出了复杂可编程逻辑器件--CPLD.   CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:343040
    • 提供者:weixin_38660108
  1. 电源技术中的一种CPLD自供电系统实现

  2. 有一种常见的工业和消费应用,即按一个长间隔(如每分钟一次)对环境条件,如GPS(全球定位系统)位置、电压、温度或光线进行采样的系统。这类系统正越来越多地采用无线和电池供电方式,它每分钟苏醒过来,作一次采样,将数据传输到一个中央数据采集终端,然后再次进入睡眠状态。本设计实例用一片Altera EPM240-T100 CPLD(复杂可编程逻辑器件)中的一小部分,结合一些分立电容、电阻、二极管和MOSFET,通过一个RC定时器电路,自动将一个CPLD系统从完全断电状态唤醒。   CPLD(Compl
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:124928
    • 提供者:weixin_38499336
  1. 浅谈CPLD的超声波测距系统

  2. 引言   CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由于CPLD内部采用固定长度的金属线进行各逻辑块的互连,所以设计的逻辑电路具有时间可预测性,避免了分段式互连结构时序不完全预测的缺点。   系统原理   整个系统由发射、接收、回波处理、系统控制、显示、电机控制和电源七个部分组成。发射部分的任务是将CPLD产生的40kHz信号放大后提供给超
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:35840
    • 提供者:weixin_38710198
  1. EDA/PLD中的基于CPLD的RS-232串口通信实现

  2. 摘要:为了实现PC机与CPLD的通信,进行了相应的研究。分析了RS-232C通信协议,自定义了数据包传输格式。根据UART模块工作状态多的特点,应用了有限状态机理论进行编程实现。为降低误码率,应用16倍频技术,实现了波特率为9 600 bit/s的串口通信。在Quartus II平台上用VerilogHDL进行编程,并通过了VC编写程序的数据传输的验证。研究成果为工程上PC机与嵌入式系统数据传输的问题提供了一种解决方法。   CPLD(Complex Programable Logic Dev
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:437248
    • 提供者:weixin_38699302
  1. 基于VHDL和CPLD的智能数字电压表设计

  2. 数显电压表是用模/数转换器将测量电压值转换成数字形式并以数字形式表示的仪表适合环境温度0~50℃湿度85%以下使用,在因磁场或高频仪器,高压火花,闪电等原因引起电压异常时,在外部请使用电源线滤波器或非线性电阻等干扰吸收电路。   1 引言   CPLD ( Complex Programmable Logic Device ) 是新型的可编程逻辑器件,与传统ASIC相比,具有设计开发周期短、设计制造成本低、开发工具先进等优点,特别适合于产品的样品开发和小批量生产。传统的数字电压表多以单片机
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:167936
    • 提供者:weixin_38528939
  1. 开关技术中的采用CPLD电器定时开关控制系统电路

  2. 随着当今社会工作和生活节奏的加快,人们对许多电器、仪器、设备的自动化要求也越来越高,但现有的许多电器还不具备定时开启和关闭功能,许多需要在固定时间开关的装置,还需人工值守和操作,因此设计带有时钟显示功能的多个电器定时开关控制系统,具有实际意义。  系统功能及操作  CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由于CPLD内部采用固定长度的金属
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:129024
    • 提供者:weixin_38638799
  1. EDA/PLD中的复杂可编程逻辑器件CPLD的基本结构

  2. 1.基于乘积项的CPLD结构   CPLD的结构是基于乘积项(Product-Term)的,现在以Xilinx公司的XC9500XL系列芯片为例介绍CPLD的 基本结构,如图1所示,其他型号CPLD的结构与此非常类似。   CPLD可分为3部分:功能模块(Function Block)、快速互连矩阵(FastCONNECT Ⅱ Switch Matrix)和I/O控制模块。每个功能模块包括可编程与阵列、乘积项分配器和18个宏单元,功能模块的结 构如图2所示。快速互连矩阵负责信号传递,连接所有
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:259072
    • 提供者:weixin_38709312
  1. EDA/PLD中的FPGA与CPLD的辨别和分类

  2. FPGA与CPLD的辨别和分类主要是根据其结构特点和工作原理。通常的分类方法是:   将以乘积项结构方式构成逻辑行为的器件称为CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX7000S系列和Lattice(原Vantis)的Mach系列等。   将以查表法结构方式构成逻辑行为的器件称为FPGA,如Xilinx的SPARTAN系列、Altera的FLEX10K或ACEX1K系列等。   尽管FPGA和CPLD都是可编程ASIC器件,有很多共同
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:55296
    • 提供者:weixin_38545332
  1. EDA/PLD中的基于CPLD的数据采集与显示接口电路仿真设计

  2. 1 引言   CPLD称为复杂可编程逻辑设计芯片,它是大规模可编程器件,具有高集成度、高可靠性、高速度的特点。CPLD是利用EDA技术进行电子系统设计的载体。硬件描述语言是EDA技术进行电子系统设计的主要表达手段,VHDL语言是常用的硬件描述语言之一;软件开发工具是利用EDA技术进行电子系统设计的智能化的自动化设计工具,常用开发工具有QuartusⅡ,Ispexpert,Foundation等。CPLD以高速、高可靠性、串并行工作方式等特点在电子设计中广泛应用。它打破了软硬件之间的界限,加速了
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:195584
    • 提供者:weixin_38689976
  1. 工业电子中的用单片机和CPLD实现步进电机的控制

  2. 步进电机是一种将脉冲信号转换成角位移的伺服执行器件。其特点是结构简单、运行可靠、控制方便。   尤其是步距值不受电压、温度的变化的影响、误差不会长期积累,这给实际的应用带来了很大的方便。它广泛用于消费类产品(打印机、照相机)、工业控制(数控机床、工业机器人)、医疗器械等机电产品中。      通常的步进电机控制方法是采用CPU(PC机、单片机等)配合专用的步进电机驱动控制器来实现,这存在成本较高、各个环节搭配不便(不同类的电机必须要相应的驱动控制器与之配对)等问题。   CPLD器件具有速
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:172032
    • 提供者:weixin_38645133
  1. EDA/PLD中的CPLD开发板和FPGA开发板的区别

  2. 市面上尤其是学校里面可以看到Xilinx公司或者Altera公司各种不同的开发板,其实只有两个大类,CPLD开发板和FPGA开发板。尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,但由于CPLD和FPGA结构上的差异,具有各自的特点:   ① CPLD更适合完成各种组合逻辑,FP GA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。   ② CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPG
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:60416
    • 提供者:weixin_38709100
  1. CoolRunner-II CPLD设计

  2. (1)工作流程  CPLD控制ADC初始化并读回12位转换结果,将其解串为16位存储在SRAM中。此过程由两个状态机实现,如图1所示。  CPLD配置ADC内部每一个寄存器,紧接着一个“Direct Mode”命令开始对一个指定的输入通道进行一次转换。CPLD在读入转换结果之前,必须发送一个“直接模式命令”,读入转换结果。之后,将其解串并存储在SRAM中。重复上面的操作,完成所有通道转换。   (2)主状态机   主状态机如图2所示。    如图1 ADC接口工作流程   如图2
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:422912
    • 提供者:weixin_38681218
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现设计范例和实现CPLD设计

  2. 1.CPLD设计  本设计有VHDL和Verilog两种描述,CPLD首先译码系统命令,然后产生对NAND FLASH的相应操作。CPLD主要完成以下4个任务。  (1)解码读/写地址总线。  (2)解释地址总线命令。  (3)产生NAND Flash控制信号。  (4)监控RY/BY#。  CPLD解码地址线上的OOh~0Fh,然后操作不同地址对应的端口,产生相应的NAND Flash控制输出。端口地址及其功能描述见如表。  如表 CPLD端口地址及其功能描述   如图所示为CPLD实现
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:169984
    • 提供者:weixin_38746818
  1. 嵌入式系统/ARM技术中的用CPLD实现基于PC104总线的429接口板

  2. PC104总线系统是一种新型的计算机测控平台,作为嵌入式PC的一种,在软件与硬件上与标准的台式PC(PC/AT)体系结构完全兼容,它具有如下优点:体积小、十分紧凑,并采用模块化结构,功耗低,总线易于扩充,紧固堆叠方式安装,适合于制作高密度、小体积、便携式测试设备,因此在军用航空设备上有着广泛的应用,但也正是PC104板的这种小尺寸结构、板上可用空间少给设计带来了一定的困难,所以本设计采用了复杂可编程器件CPLD,用CPLD完成了PC104总线与429总线通讯的主要电路,大大节省了硬件资源,本文着
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:243712
    • 提供者:weixin_38700779
  1. EDA/PLD中的用CPLD实现DSP与背板VME总线之间的连接

  2. 摘要:介绍了采用CPLD实现DSP 芯片TMS320C6713 和背板VME总线之间高速数据传输的系统设计方法。设计中采用VHDL语言对CPLD进行编程。同时由于CPLD的现场可编程特性,增强了整个系统的灵活性。  关键词:CPLD;DSP;HPI;硬件描述语言 1 引言  CPLD是一种用户可以根据自行需要而自己能够设计构造其逻辑功能的数字集成电路系统,实现了硬件设计的软件化。CPLD具有丰富的可编程I/O引脚,具有在系统可编程( In System programmability)、使用方
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:78848
    • 提供者:weixin_38622467
  1. 基于VHDL和CPLD的智能数字电压表设计

  2. 数显电压表是用模/数转换器将测量电压值转换成数字形式并以数字形式表示的仪表适合环境温度0~50℃湿度85%以下使用,在因磁场或高频仪器,高压火花,闪电等原因引起电压异常时,在外部请使用电源线滤波器或非线性电阻等干扰吸收电路。   1 引言   CPLD ( Complex Programmable Logic Device ) 是新型的可编程逻辑器件,与传统ASIC相比,具有设计开发周期短、设计制造成本低、开发工具先进等优点,特别适合于产品的样品开发和小批量生产。传统的数字电压表多以单片机
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:194560
    • 提供者:weixin_38528463
  1. 利用CPLD实现AD574控制器的设计

  2. CPLD  CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过电缆(“在系统”编程)将代码传送到目标芯片中,实现设计的数字系统。  CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:303104
    • 提供者:weixin_38515573
« 12 3 4 5 6 7 8 9 10 ... 38 »