您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第1页到76页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virtex-
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:18874368
    • 提供者:jiemizhe000
  1. Xlinx ISE 9.X FPGA_CPLD设计指南

  2. Xilinx ISE 9.x FPGA/CPLD设计指南 目录 (这是本书的第77页到140页,只因只能上传小于20M的文件,其它的也已上传) 第1章 FPGA设计简介 1 1.1 FPGA结构简介 2 1.1.1 总体结构 2 1.1.2 可配置逻辑块CLB 3 1.1.3 输入输出模块(Input/Output Block) 6 1.1.4 块RAM(BlockRAM) 9 1.2 最新FPGA产品──Virtex-5 10 1.2.1 Virtex-5的特点 10 1.2.2 Virte
  3. 所属分类:硬件开发

    • 发布日期:2009-11-27
    • 文件大小:19922944
    • 提供者:jiemizhe000
  1. Spartan-3E用户指南

  2. Spartan-3E入门实验板使设计人员能够即时利用Spartan-3E系列的完整平台性能。 设备支持:Spartan-3E、CoolRunner-II 关键特性:Xilinx 器件: Spartan-3E (50万门,XC3S500E-4FG320C), CoolRunner™-II (XC2C64A-5VQ44C)与Platform Flash (XCF04S-VO20C) 时钟:50 MHz晶体时钟振荡器 存储器: 128 Mbit 并行Flash, 16 Mbit SPI Flash,
  3. 所属分类:硬件开发

    • 发布日期:2013-04-24
    • 文件大小:12582912
    • 提供者:lance1001
  1. 基于Nexys3的picoblaze

  2. 基于Nexys3的picoblaze实现串口打印命令菜单可以控制流水灯,VGA,交通灯,有verilog和VHDL双版!
  3. 所属分类:硬件开发

    • 发布日期:2014-01-14
    • 文件大小:6291456
    • 提供者:guaiguaixiangai
  1. 基于FPGA片上PicoBlaze的煤矿监测系统

  2. 提出一种优化煤矿监测系统控制器的方法,即采用高性能低成本的PicoBlaze处理器。详细阐述了以PicoBlaze为软核的煤矿监测系统开发过程,包括硬件架构设计、汇编设计、仿真方法等。通过对井下传感器采集上传的数据进行处理,发出控制命令,实现安全监测。为建立节约高效的煤矿监测系统提供了一种新的思路。
  3. 所属分类:其它

    • 发布日期:2020-07-01
    • 文件大小:803840
    • 提供者:weixin_38625351
  1. PicoBlaze处理器IP Core的原理与应用

  2. 详细分析8位微处理器IP core PicoBlaze的结构、原理与设计方案;介绍PicoBlaze的指令集和调试工具pblazeIDE,讨论PicoBlaze的编程方案和应用设计实例;列举几种PicoBlaze的应用方案。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:90112
    • 提供者:weixin_38740848
  1. 嵌入式系统/ARM技术中的ML7204和PicoBlaze软核处理器实现低速话音编解码系统

  2. 对于移动通信来说 最多的信息是语音信号,语音编码的技术在数字移动通信中具有相当关键的作用 ,高质量低速率的语音编码技术是数字移动网的永远的追求。所谓语音编码是信源编码,它是将模拟语音信号变成数字信号以便在信道中传输除了通信带宽的要求外 ,计算机存储容量的限制也要求对语音信号进行压缩 ,以满足海量数据情况下进行实时或准时计算机处理的 目的。   ML7204专用语音处理器可提供多种速率的编解码功能,包括A律和U律2种不同的PCM和G.729A低速压缩话音编解码。该器件内置FIF0缓存器,具有合成语
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:561152
    • 提供者:weixin_38719643
  1. 基于PicoBlaze软核的TFT液晶显示控制的设计

  2. TFT液晶显示器(LCD)具有功耗低、体积小、工作电压低、使用寿命长、可以显示复杂的文字及彩色图像等优点,在嵌入式设备中得到了广泛的应用,成为人机交互的重要方式。但是TFT液晶显示器驱动具有数据量大、占用引脚多等特点,采用传统的单片机驱动方式不仅会耗费大量的系统运行时间,降低系统效率,而且也会占用大量的I/O引脚。针对这种情况,本文提出了一种基于PicoBlaze软核的TFT液晶显示控制方案,能够方便地实现FPGA对TFT液晶的显示控制,具有较强的通用性和实用性。1PicoBlaze的体系结构8
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:305152
    • 提供者:weixin_38664612
  1. ML7204和PicoBlaze软核处理器实现低速话音编解码系统

  2. 这里介绍了ML7204的基本性能和工作原理,微处理器内核PicoBlaze的开发流程及其使用方法,并且给出通过PicoBlaze配置、控制ML7204实现单路G.729A语音编解码的系统设计方案。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:376832
    • 提供者:weixin_38654348
  1. 嵌入式系统/ARM技术中的一种新的嵌入式处理器在线调试方法

  2. 摘要: 针对嵌入式处理器在FPGA 中的应用现状,通过引入通用的调试模块,实现了对没有调试接口的嵌入式处理器进行在线调试的功能。所设计的调试模块通过引入专用的调试中断及与之对应的调试服务程序实现一种处理器响应断点( breakpoint) 的机制,并基于双端口RAM 中一种巧妙的地址映射机制实现同时对多行代码设置断点的功能。实际的工程应用情况表明,新的调试方法扩展了对小型嵌入式处理器进行调试的手段,明显提高了开发效率。   1 引言   在FPGA 设计中使用嵌入式处理器软核( 如Micro
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:385024
    • 提供者:weixin_38526979
  1. 嵌入式系统/ARM技术中的基于PicoBlaze软核的TFT液晶显示控制的设计

  2. TFT液晶显示器(LCD)具有功耗低、体积小、工作电压低、使用寿命长、可以显示复杂的文字及彩色图像等优点,在嵌入式设备中得到了广泛的应用,成为人机交互的重要方式。但是TFT液晶显示器驱动具有数据量大、占用引脚多等特点,采用传统的单片机驱动方式不仅会耗费大量的系统运行时间,降低系统效率,而且也会占用大量的I/O引脚。针对这种情况,本文提出了一种基于PicoBlaze软核的TFT液晶显示控制方案,能够方便地实现FPGA对TFT液晶的显示控制,具有较强的通用性和实用性。   1 PicoBlaze的
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:222208
    • 提供者:weixin_38524472
  1. 通信与网络中的一种Picoblaze核实现Modbus通信协议设计

  2. 目前,从各大FPGA厂商公布的销售数据来看,Xilinx的FPGA市场份额占到了近50%。Spartan-3E系列的器件密度范围为10万到160万系统门,其单位逻辑单元的成本是FPGA行业中最低的,能够以标准产品价格实现微处理器、微控制器和数字信号处理器的功能,并可支持18种通用I/O标准,还可通过ISE来操作PicoBlaze软核。Spartan-3E同时结合了强大的平台FPGA功能和超低价位。因而可使更多的设计人员享受可编程能力所带来的益处。   1 Picoblaze核结构   本文采
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:425984
    • 提供者:weixin_38710781
  1. EDA/PLD中的FPGA中增加SPI和BPI配置模式

  2. 在Xilinx新一代的FPGA中增加了SPI和BPI配置模式,好处是成本低、设计者选择余地大及配置方便等优点。例如,Spartan-3E器件支持多种Vendor(生产商)提供的SPI和BPIFlash产品。对于SPI Flash器件可以通过Xilinx的Cable-Ⅲ(JTAG)或Cable-IV电缆直接配置;对于BPI Flash器件,则需要利用FPGA中所创建的MicroBlaze或PicoBlaze内核并运行该内核(引擎),然后通过Xilinx的Cable-Ⅲ(JTAG)Cable-IV电
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:230400
    • 提供者:weixin_38645335
  1. 嵌入式系统/ARM技术中的PicoBlaze处理器的基本结构

  2. 由于PicoBlaze的紧凑型特点,因此在FPGA逻辑器件中实现的PicoBlaze内核与CPLD所实现的内核有些区别,主要是可提供的通用寄存器数不同。FPGA型PicoBlaze资源丰富,可提供16个16位通用寄存器,15~31级堆栈,16位或18位指令系统,地址线宽度可达10位,即具有1 Kb的寻址空间。而CPLD型PicoBlaze(为了区别,将该类型称为“CoolBlaze”)一般仅提供8个8位通用寄存器、4级堆栈和16位指令系统。另外,FPGA型PicoBlaze的程序存储器可由FPG
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:227328
    • 提供者:weixin_38650508
  1. 嵌入式系统/ARM技术中的PicoBlaze处理器中间结果暂存寄存器(Scratchpad RAM)

  2. PicoBlaze处理器提供了一个64个字节的中间结果暂存器组,这些寄存器可以支持直接寻址和间接寻址,通过两条指令STORE和FETCH来访问和处理。Scratchpad寄存器仅支持基于FPGA的PicoBlaze,不支持CPLD器件。另外,该寄存器也不受RESET(复位)的影响。中间结果寄存器的引入较大地提升了PicoBlaze处理器的性能,尤其是对一些查表、ΠFO及频繁访问寄存器等的设计非常方便和快捷。   同样地,STORE和FETCH也支持直接寻址和间接寻址方式,采用间接寻址的好处是可
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:33792
    • 提供者:weixin_38750406
  1. 嵌入式系统/ARM技术中的设计PicoBlaze处理器

  2. 本节介绍的PicoBlaze处理器设计流程和设计范例采用低成本高性能的Spartan-3E器件和Spartan-3E StarterKit演示板。   调试完成PicoBlaze处理器模块,经过编译可以作为一个ROM的初始化文件与FPGA的bit文件下载到FPGA的配置器件中,PicoBlaze的系统构成如图1所示。设计者可以通过Xilinx网站下载XAPP213、XAPP387、XAPP627文档和KCPSM3编译工具来修改和编译汇编程序。   图1 Picoblaze处理器的系统构成
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:121856
    • 提供者:weixin_38555616
  1. EDA/PLD中的基于FPGA的SOC系统中的串口设计

  2. 1 概述   在基于FPGA的SOC设计中,常使用串口作为通信接口,但直接用FPGA进行串口通信数据的处理是比较繁杂的,特别是直接使用FPGA进行串口通信的协议的解释和数据打包等处理,将会消耗大量的FPGA硬件资源。   为简化设计,降低硬件资源开销,可以在FPGA中利用IP核实现的嵌入式微处理器来对串口数据进行处理。   本文中的设计采用了XILINX的FPGA,可选用的嵌入式微处理器IP核种类繁多,但基于对硬件资源开销最少的考虑,最终选用了Picoblaze。   嵌入式微处理器P
  3. 所属分类:其它

    • 发布日期:2020-11-22
    • 文件大小:203776
    • 提供者:weixin_38695751
  1. EDA/PLD中的PicoBlaze处理器IP Core的原理与应用

  2. 摘要:详细分析8位微处理器IP core PicoBlaze的结构、原理与设计方案;介绍PicoBlaze的指令集和调试工具pblazeIDE,讨论PicoBlaze的编程方案和应用设计实例;列举几种PicoBlaze的应用方案。 关键词:PicoBlaze 微处理器 知识产权内核1 概述PicoBlaze 8位微处理器是Xilinx公司为Virtex系列FPGA、Spartan-Iitxi系列FPGA和CoolRunner-II系列CPLD器件设计嵌入式专用IP Core。它解决了常量编
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:96256
    • 提供者:weixin_38654315
  1. 基于FPGA的SOC系统中的串口设计

  2. 1 概述   在基于FPGA的SOC设计中,常使用串口作为通信接口,但直接用FPGA进行串口通信数据的处理是比较繁杂的,特别是直接使用FPGA进行串口通信的协议的解释和数据打包等处理,将会消耗大量的FPGA硬件资源。   为简化设计,降低硬件资源开销,可以在FPGA中利用IP核实现的嵌入式微处理器来对串口数据进行处理。   本文中的设计采用了XILINX的FPGA,可选用的嵌入式微处理器IP核种类繁多,但基于对硬件资源开销少的考虑,终选用了Picoblaze。   嵌入式微处理器Pic
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:270336
    • 提供者:weixin_38671628
  1. 关于嵌入式处理器的在线调试方法

  2. 在FPGA 设计中使用嵌入式处理器软核( 如MicroBlaze、PicoBlaze 等) 构成可编程片上系统( SystemOn Programmable Chip,SOPC) ,相比于ASIC 具有更好的可修改性和可维护性,得到了普遍的应用。由于ARM,MicroBlaze 等大型处理器内核具备调试接口,在与之对应的调试模块配合下,调试软件可以通过JTAG 接口实现: 执行到断点处挂起、单步执行、查看处理器内部状态、查看和修改Memory空间中的数据等基本的在线调试功能。上述基本的在线调试功
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:138240
    • 提供者:weixin_38730767
« 12 »