您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VLSI数字电路0.18um工艺全加器设计

  2. 全加器是算术运算电路运算中的基本单元,也是构成多位加法器的基本单元,介于加法器在算术运算电路当中的重要作用,使得全加器的设计显得十分重要。通常情况下,我们采用两种结构构成全加器电路,一种是由两个半加器组成,另一种为镜像结构。本文主要介绍一个镜象结构电路的一位全加器的设计,包括电路图,基于0.18CMOS工艺的版图,以及前端网表的仿真,后端版图的验证结果。
  3. 所属分类:嵌入式

    • 发布日期:2014-03-27
    • 文件大小:1000448
    • 提供者:asdfasd242
  1. 0.35微米工艺cmos一位全加器ledit版图

  2. 一位全加器版图 ledit 0.35微米工艺cmos集成电路 课程设计
  3. 所属分类:专业指导

    • 发布日期:2009-01-02
    • 文件大小:10240
    • 提供者:dluttengfei
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853