您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的一种Camera Link高速图像传输系统设计

  2. 随着科学技术的不断进步,CMOS 图像传感器的帧频和分辨率在不断提高, 图像传输卡与成像系统之间的速度匹配问题显得越来越重要。Camera Link 接口是 一种高速传输图像数据的总线接口,它能够有效地解决图像传输卡与成像系统之 间图像高速传输的问题。由于受到显示器显示范围的限制,大图像不能在一个显 示器上完整的显示出来,本文正是基于 Camera Link 协议而设计了一种大图像的实 时传输系统。 本文提出了一种基于 FPGA 芯片的多显示器串联起来显示大图像的实时显示 系统方案,该方案利用
  3. 所属分类:硬件开发

    • 发布日期:2018-01-07
    • 文件大小:4194304
    • 提供者:drjiachen
  1. 基于PCI和FPGA的InSAR基线测量实时采集系统

  2. 本文针对柔性基线测量系统的需求,提出一种基于FPGA +PCI 的数据实时采集与高速存储的解决方案,进行了硬件关键功能设计与实现。 系统采用FPGA进行核心逻辑控制,对CCD 相机和激光测距仪的数据进行同步采集控制,整理、利用外部大容量的SDRAM 组进行缓存,采用专用的PCI 接口芯片PLX9656,实现了2 个传感器数据与PCI 总线数据的高速传输。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:114688
    • 提供者:weixin_38670529
  1. 基于PCI 和FPGA 的InSAR 基线测量实时采集系统(二)

  2. 针对双天线干涉SAR 基线测量系统数据量大、实时性要求高和体积小的特点,设计并实现了一种基于FPGA + PCI 的实时数据采集存储系统。 系统基于PCI 总线技术,采用FPGA 和大容量SDRAM 对采集数据进行控制和缓存,利用多个硬盘组成的磁盘阵列进行实时存储,实现了CCD 相机和激光测距仪与PCI 总线间的高速数据实时传输。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:287744
    • 提供者:weixin_38704156
  1. 基于PCI和FPGA的InSAR基线测量实时采集系统(一)

  2. 针对双天线干涉SAR 基线测量系统数据量大、实时性要求高和体积小的特点,设计并实现了一种基于FPGA + PCI 的实时数据采集存储系统。 系统基于PCI 总线技术,采用FPGA 和大容量SDRAM 对采集数据进行控制和缓存,利用多个硬盘组成的磁盘阵列进行实时存储,实现了CCD 相机和激光测距仪与PCI 总线间的高速数据实时传输。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:99328
    • 提供者:weixin_38590738
  1. 基于FPGA的视频采集显示系统

  2. 设计实现一种基于FPGA的视频采集显示系统,包括视频图像的采集、处理与显示3个部分。视频图像部分采用CCD摄像头OV7670作为视频数据的采集,利用在FPGA中构建FIFO并配合SDRAM高速读写实现视频图像数据的高速缓存处理,使用FPGA中构建的Nios Il嵌入式内核,实现对SDRAM的控制以及视频数据的TFT液晶实时显示。整个系统获得了较好图像采集、显示效果。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:492544
    • 提供者:weixin_38738189
  1. 基于FPGA的多通道同步实时高速数据采集系统设计

  2. 为了满足精密设备监测过程中对数据采集的精确性、实时性和同步性的严格要求,设计了一种基于FPGA的多通道实时同步高速数据采集系统。本系统采用Xilinx公司的Spartan6系列的FPGA作为核心控制器件,实现了数据采集控制、数据缓存、数据处理、数据存储、数据传输和同步时钟控制等功能。经测试验证,该方案具有精度高、速率快、可靠性好、实时性强、成本低等特点。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:843776
    • 提供者:weixin_38614484
  1. 基于FPGA+DSP的智能车全景视觉系统

  2. 为实现智能车全景视觉系统的应用研究平台,设计了一种基于FPGA+双DSP的实时6通道数字图像采集与处理系统。该系统由两片FPGA与两个DSP组成。第一个FPGA进行多通道视觉图像采集的同步控制、逻辑处理,第二片FPGA辅助DSP进行海量图像数据的高速并行处理。两个ZBT SRAM芯片作为数据输入和输出的高速缓存, 每通道的A/D输出与ZBT SRAM接口间进行数位拼接。系统工作时,DSP通过EMIF与FPGA进行高速数据通信,而两个DSP之间通过McBSP进行数据通信。系统工作时使用?滋C/OS
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:242688
    • 提供者:weixin_38717579
  1. 一种基于FPGA的32位ALU设计

  2. 随着计算机技术和大规模集成电路技术的发展,在涉及计算机应用、通信、自动化等领域的电子系统设计工作中,现场可编程技术的运用正以惊人的速度上升。特别是随着VHDL等硬件描述语言综合工具功能和性能的提高,计算机中许多重要的元件,包括CPU都可基于FP(认(现场可编程门阵列)用硬件描述语言来设计和表达,如8051单片机、硬核嵌入式系统ARM、软核嵌入式系统Nios、高速缓存设计、数据采集板等,乃至整个计算机系统都可用FPGA来实现。CPU核是SoC和SOPC技术的核心,开发出具有自主知识产权的CPU核对
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:149504
    • 提供者:weixin_38547397
  1. 基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计

  2. 为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构。详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:249856
    • 提供者:weixin_38750761
  1. 嵌入式系统/ARM技术中的基于PCI和FPGA的InSAR基线测量实时采集系统(一)

  2. 摘要:针对双天线干涉SAR 基线测量系统数据量大、实时性要求高和体积小的特点,设计并实现了一种基于FPGA + PCI 的实时数据采集存储系统。 系统基于PCI 总线技术,采用FPGA 和大容量SDRAM 对采集数据进行控制和缓存,利用多个硬盘组成的磁盘阵列进行实时存储,实现了CCD 相机和激光测距仪与PCI 总线间的高速数据实时传输。 对系统进行了功能和性能测试,测试结果表明,系统数据吞吐量大,实时性强,性能稳定,能够有效地满足基线测量系统的需求。双天线干涉合成孔径雷达系统可以获取地面目标的高
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:98304
    • 提供者:weixin_38652196
  1. 存储/缓存技术中的一种高速数据采集记录装置的设计

  2. 摘要:本文介绍了一种基于Flash的高速数据采集记录装置的实现方案;文中采用了Flash高速存储技术与FPGA的二级缓冲技术,提高了存储速度,突破存储芯片的瓶颈,成功实现了数据存储速率与传输速率完美的匹配;同时通过设计合理的电路降低了存储模块的功耗,利用可靠的通信协议,有效保证了信号数据的可靠接收和存储。   1.系统方案设计   本文设计的数据记录系统由以下几部分组成:两台完全相同的数据记录仪、一个地面综合测试台、上位机、配套软件以及配套电缆。主要用于记录由雷达系统产生的视频回波、图像及遥
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:155648
    • 提供者:weixin_38538021
  1. 存储/缓存技术中的基于DMA的高速数据闪存阵列的设计方案

  2. 摘要:针对测控系统中海量数据的快速存储,设计了一种基于DMA的高速数据闪存阵列的设计方案。它是以FPGA为平台构建的SOPC系统,内含软核处理器Microblaze和包含DMA控制器的用户自定义IP,经验证,方案中的DMA控制器实现了对闪存阵列的编程命令、地址的传输,以及存储阵列的流水线编程,提高了传统的由CPLD与单片机组成的存储测试系统的速度。   1.引言   NAND FLASH由于其存储的容量大,小体积,同时读写速度快,外围电路简单而成为现在存储应用中的主流产品。但NAND FLA
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:252928
    • 提供者:weixin_38562130
  1. 基于FPGA的非对称同步FIFO设计

  2. FIFO是一种常用于数据缓存的电路器件,可应用于包括高速数据采集、多处理器接口和通信中的高速缓冲等各种领域。然而在某些应用,例如在某数据采集和处理系统中,需要通过同步FIFO来连接8位A/D和16位数据总线的MCU,但是由于目前同步FIFO器件的输入与输出数据总线宽度相等,不能满足这种应用,因此通常采用输入与输出数据总线宽度均为8位的同步FIFO作为它们之间的数据缓冲,并对MCU数据总线的高8位采用软件进行屏蔽,或是在同步FIFO外围增加数据锁存器及逻辑控制器件的方法解决。为了提高效率和降低系统
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:68608
    • 提供者:weixin_38562026
  1. 基于FPGA高速图像数据的存储及显示设计

  2. 设计了一种基于FPGA控制Nand Flash阵列实现高速流水线式存储的方案。设计利用FPGA作为主控制器,通过CameraLink输入通信接口将图像数据经过一/二级缓存写入Flash存储阵列中,并采用DMA传输技术将存储后的图像数据上传至计算机硬盘中作进一步处理;同时,利用SDRAM显存实时刷新数据,FPGA构造相应的VGA信号,最终实现100 MB/s图像数据的实时显示。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:412672
    • 提供者:weixin_38551837
  1. 基于FPGA的线阵CCD实时图像采集系统

  2. 设计了一种基于现场可编程逻辑器件的线阵CCD实时图像采集系统。系统采用线阵CCD TCD2252D作为图像传感器,使用CCD专用信号处理芯片AD9826对CCD信号去噪并实现高速A/D转换,同时用USB接口芯片完成CCD数据的传输,最后在上位机显示采集的图像数据。整个系统由基于Verilog的CCD驱动模块、CCD输出信号处理模块、双口RAM缓存模块、USB接口控制模块等组成,结合上位机模块实现对CCD输出图像的准确采集、显示和保存。实验结果表明,该系统能实时采集和显示图像信息,USB传输速度可
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:244736
    • 提供者:weixin_38703626
  1. 基于千兆网接口摄像机设计

  2. 1 引 言   随着监控系统在商用民用的日渐普及,监控摄像机被广泛应用在各个领域,为社会治安保驾护航。视频监控摄像机广泛应用于居民住宅、楼盘别墅、商场店铺、财务室。每个不同的应用领域,需要有不同类型的监控摄像机。传统的监控摄像机图像分辨率低,难以满足一些有特殊要求的应用场合。利用网络来实现对高分辨率高帧率视频图像传输是视频监控系统的一种重要思想。但百兆网传输带宽不足、数据传输速度太慢严重制约了其在监控领域的应用。针对这一问题,本文提出了基于千兆以太网传输视频图像并充分利用了FPGA并行处理和S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:130048
    • 提供者:weixin_38502239
  1. EDA/PLD中的一种基于FPGA实现的高速缓存设计

  2. 摘 要:为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列) 实现的最优FIFO(先入先出存储器) 结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。   关键词:高速数据采集系统;数字信号处理器;异步先入先出存储器;现场可编程门阵列         引 言   随着雷达、通信和图像处理中数字处理技术的飞速发展,现代化生产和科学研究对数据采集系统的要求更加严格。在嵌入式条
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:106496
    • 提供者:weixin_38651786
  1. 基于FPGA的简易可存储示波器设计

  2. 摘要: 本文介绍了一种基于FPGA的采样速度60Mbit/s的双通道简易数字示波器设计,能够实现量程和采样频率的自动调整、数据缓存、显示以及与计算机之间的数据传输。关键词:数据采集;数字示波器;FPGA 引言   传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而生,它采用了LCD显示、高速A/D采集与转换、ASIC芯片等新技术,具有很强的实用性和巨大的市场潜力,也代表了当代电子测量仪器的一种发展趋势,即向功能多、体积小
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:106496
    • 提供者:weixin_38701156
  1. 基于FPGA的低成本虚拟测试系统实现

  2. 设计了一种基于FPGA的单板单片主控器件的低成本即插即用虚拟测试系统。系统包括两路分立信号源、一路虚拟存储示波器和16路高速虚拟逻辑分析仪,结合FPGA、高速DAC/ADC设计特点,采用降速缓存等技术实现了各功能单元。并实现USB2.0接口与上位机的通讯,通过上位机应用软件及驱动程序实现板卡和PC即时通讯、实时控制。根据测量场合不同,各功能单元可独立工作或协调工作。在设计中提出一种基于FPGA结构的改进型低资源消耗率DDS实现方法。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:3145728
    • 提供者:weixin_38595690
  1. 一种基于FPGA实现的高速缓存设计

  2. 摘 要:为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列) 实现的FIFO(先入先出存储器) 结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。   关键词:高速数据采集系统;数字信号处理器;异步先入先出存储器;现场可编程门阵列         引 言   随着雷达、通信和图像处理中数字处理技术的飞速发展,现代化生产和科学研究对数据采集系统的要求更加严格。在嵌入式条件下
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:105472
    • 提供者:weixin_38614377
« 12 3 »