您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机应用技术选编(7)

  2. 内容简介    《单片机应用技术选编》(7) 选编了1998年国内50种科技期刊中有关单片机开发应用的文 章共510篇,其中全文编入的有113篇,摘要编入的397篇。全书共分八章,即单片机综合 应用技术;智能仪表与测试技术;网络、通信与数据传输;可靠性与抗干扰技术;控制系统 与功率接口技术;电源技术;实用设计;文章摘要。    本书具有重要实用价值,书中介绍的新技术、新器件以及单片机应用系统的软、硬件资 料有助于减少产品研制过程中的重复性劳动,提高单片机应用技术水平,是从事单片机应用 开发技
  3. 所属分类:硬件开发

    • 发布日期:2010-05-19
    • 文件大小:13631488
    • 提供者:zgraeae
  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 基于FPGA的LDPC码译码器的实现

  2. 低密度奇偶校验码即LDPC码是Gallager于1962年提出的一种性能接近香农限的好码。随着LDPC码被重新提出,LDPC码的优异性能在信息可靠传输中的良好应用前景,又广泛被IT业界、学术界重视起来。LDPC码被应用在光通信、卫星通信、深空通信、第4代移动通信系统、高速与甚高速率数字用户线、光和磁记录系统等。LDPC码已经成为当今信道编码领域最受瞩目的研究热点之一,在更多应用前景下取代Turbo码的趋势已经十分明显。基于LDPC码的良好性能表现,LDPC编码将更多地运用在高速高质量环境下,目
  3. 所属分类:硬件开发

    • 发布日期:2011-06-07
    • 文件大小:3145728
    • 提供者:hf346714895
  1. 基于FPGA和DSP的车牌识别系统的硬件设计与实现

  2. 随着交通工具的迅猛发展,智能交通系统( Intelligent Transportation Systems ,简称ITS) 在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition ,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出现不清楚、扭曲、缺损或污迹干扰,这都给识别造成一定难度。因此,在复杂背景中快速准确地进行车牌定位成为车牌识别系统的难点
  3. 所属分类:硬件开发

    • 发布日期:2013-02-25
    • 文件大小:1048576
    • 提供者:pengwangguo
  1. FPGA与多核DSP图像处理系统的设计与实现.pdf

  2. 数字图像处理技术,在整个信息处理技术中,占据着非常重要的地位。现如今,随 着超大规模集成电路设计工艺的高速发展,具备极高运算能力的先进处理器纷纷出 现,使得高分辨率、高帧率图像数据的实时处理,成为了可能。实时图像处理技术, 尤其是基于多核DSP+FPGA架构的实时图像处理技术,因为该种方案本身所具有种 种优点,又成为了现今各项图像处理新技术研究中的备受关注的焦点。 作者在本文中设计并实现了一种基于XILINX V6系列FPGA和TI TMS320C6657 双核DSP的实时图像处理系
  3. 所属分类:硬件开发

    • 发布日期:2020-01-27
    • 文件大小:7340032
    • 提供者:drjiachen
  1. 基于USB2.0和FPGA的图像采集、存储系统研究

  2. 图像信号的采集和处理在科学研究、工农业生产、医疗卫生、公共安全等领域得到了越来越广泛的应用,而这些工作都需要一套高速的图像系统来完成。同时图像采集也是进行图像处理、图像压缩、图像识别的基础,所以图像采集系统的研制有着重要的现实意义和价值。要对图像进行采集就需要一种高速的,能进行长时间、大吞吐量数据传送的计算机接口。USB 2.0接口就是一种符合图像采集要求的计算机接口。同时USB接口还具有支持热插拔、占用系统资源少、易于扩展、使用方便等优点。当前,计算机的许多外围设备都采用了USB接口来实现与计
  3. 所属分类:硬件开发

    • 发布日期:2010-08-16
    • 文件大小:3145728
    • 提供者:jzd19851102
  1. 基于DSP和FPGA的磁浮列车同步485通信方式研究

  2. 本文介绍了高速磁浮列车中测速定位单元与车载设备之间的通信要求,并以此为基础提出了一种基于RS485物理层同步通信的实现方法。采用Xilinx公司XC2S100作为通信收发器,采用TI公司TMS320F2812作为通信控制器,制定了系统软硬件设计方案,并通过仿真和实验验证了该方案在实际应用中的可行性。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:252928
    • 提供者:weixin_38722052
  1. 基于FPGA+DSP的智能车全景视觉系统

  2. 为实现智能车全景视觉系统的应用研究平台,设计了一种基于FPGA+双DSP的实时6通道数字图像采集与处理系统。该系统由两片FPGA与两个DSP组成。第一个FPGA进行多通道视觉图像采集的同步控制、逻辑处理,第二片FPGA辅助DSP进行海量图像数据的高速并行处理。两个ZBT SRAM芯片作为数据输入和输出的高速缓存, 每通道的A/D输出与ZBT SRAM接口间进行数位拼接。系统工作时,DSP通过EMIF与FPGA进行高速数据通信,而两个DSP之间通过McBSP进行数据通信。系统工作时使用?滋C/OS
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:242688
    • 提供者:weixin_38717579
  1. 基于PXIE总线的高速CCD数字图像采集系统设计

  2. 本文介绍了一种基于PXIE总线和Camera Link协议的高速CCD图像采集系统的设计方案。该方案给出了一种Camera Link硬件接口电路的设计思路,并且选用Xilinx公司的Virtex-5 LX50T型FPGA作为整个采集系统的核心处理器,同时对Virtex-5自带的IPcore进行研究和开发,实现Camera Link采集卡通过PXIE总线与上位机进行串行通信。在试验过程中,FPGA设计灵活,开发周期短的优点充分得以体现,为下一步的高速图像采集系统的研制奠定了基础。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:516096
    • 提供者:weixin_38710524
  1. 通信与网络中的基于FPGA的虚拟现实定位系统设计(一)

  2. 摘 要:虚拟现实技术是目前计算机信息科学中的前沿学科,文中设计了一种以FPGA 为核心的数据采集处理系统.利用HMC5883L和ADXL345对虚拟场景中物体的方位和朝向进行确定并通过以太网给虚拟场景主机发送数据.整个系统以FPGA作为主控制器,配以传感器数据采集,内部FIFO存储,以太网高速传输,从而把定位系统参数实时传送到上位机中,具有传输速度快.实时性等优点,实现了虚拟现实高精度定位的功能.   1 引言   虚拟现实(Virtual Reality,VR)是目前计算机应用方面活跃的技
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:106496
    • 提供者:weixin_38661100
  1. 基于DSP和FPGA的磁浮列车同步485通信方式研究

  2. 本文介绍了高速磁浮列车中测速定位单元与车载设备之间的通信要求,并以此为基础提出了一种基于RS485物理层同步通信的实现方法。采用Xilinx公司XC2S100作为通信收发器,采用TI公司TMS320F2812作为通信控制器,制定了系统软硬件设计方案,并通过仿真和实验验证了该方案在实际应用中的可行性。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:257024
    • 提供者:weixin_38728624
  1. 一种基于FPGA的高速通信系统研究与设计

  2. 0引言远程通信系统和远程监控系统对信号传输有两方面的要求:一方面要求接口灵活且有较高的数据传...
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:96256
    • 提供者:weixin_38519234
  1. EDA/PLD中的基于FPGA的多功能信号源生成系统设计与实现

  2. 摘 要:为了满足科研与实验需要,提出并实现了一种以FPGA和高速D/A为核心,其结构简单,控制灵活,信号质量高的多功能信号源生成系统。该信号源生成系统能够实时产生中心频率在30~130 MHz的各种雷达、通信、导航和白噪声等信号,且产生的各种信号频率、幅度、相位和其他参数均可控。信号源作为基带信号单元配以混频模块,可实现在任意频段的信号。另外,该信号源还可以作为一个通用平台,通过FPGA内部程序的更新来实现其他复杂信号。   产品级的信号源往往满足不了科研和实验的需要,尤其在复杂电磁环境的研究
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:391168
    • 提供者:weixin_38716519
  1. EDA/PLD中的基于FPGA的高速数字锁相环的设计与实现

  2. 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL 引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此研究具有较短捕获时
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:69632
    • 提供者:weixin_38607311
  1. 嵌入式系统/ARM技术中的基于USB总线的谐波分析系统研究与设计

  2. 引 言    使用IEEEl394接口总线实现高速信号传输,虽然能够满足较高的数据传输率(196.608 Mb/s),但是这种方案存在一定的缺陷,如设计复杂、成本高、通用化水平低、不能直接与PC机进行数据通信等。当采用RS-232(最高达到20 Kb/s)或RS-485(O.11~14.4 kb/s)串行总线时,虽然连接方便,成本低廉,可是带宽有限,传输速度过慢,不能组成高效的实时信号处理网络。本文给出了一种使用USB总线构成的电网谐波分析系统的设计方案。设计中,采用电流互感器提取交流网络中的电
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:377856
    • 提供者:weixin_38536267
  1. 单片机与DSP中的基于DSP和FPGA的磁浮列车同步485通信方式研究

  2. 摘要:本文介绍了高速磁浮列车中测速定位单元与车载设备之间的通信要求,并以此为基础提出了一种基于RS485物理层同步通信的实现方法。采用Xilinx公司XC2S100作为通信收发器,采用TI公司TMS320F2812作为通信控制器,制定了系统软硬件设计方案,并通过仿真和实验验证了该方案在实际应用中的可行性。  关键词:磁浮列车;RS-485;同步通信   在高速磁浮交通系统中,车载测速定位单元对车辆的位置和速度进行实时测量,并将位置和速度信号通过无线电系统传送至地面上的牵引控制系统和运行控制系统
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:232448
    • 提供者:weixin_38555350
  1. 超高速摄影机转镜的高精度速度测量研究

  2. 为了精确获取分幅摄影机的拍摄频率和条纹摄影机的扫描速度,必须精确测量转镜在拍摄期间的速度。提出一种基于数字信号处理器(DSP)与现场可编程门阵列(FPGA)相结合的高精度数字测量方法。DSP与FPGA采用高速串行外设接口(SPI)通信,DSP根据转镜转速的变化,自动对FPGA预置适当的时间闸门,FPGA计数缓冲后将测速数据发送给DSP处理,再经DSP串行口发送给计算机进行实时显示。FPGA的逻辑单元采用32位而且预置时间闸门可变,有效防止了数据的溢出,提高了转速的范围和精度;高速DSP提高了数据
  3. 所属分类:其它

    • 发布日期:2021-02-25
    • 文件大小:2097152
    • 提供者:weixin_38499732
  1. 基于NiosⅡ的光纤光栅传感系统解调技术的研究

  2. 基于Altera公司的32位嵌入式软核处理器NiosⅡ, 设计了一种四通道分布式光纤光栅传感网络的并行波长解调系统, 对解调系统的光路和硬件电路进行设计。解调系统的硬件电路以现场可编程门阵列(FPGA)为核心, 对整形为矩形脉冲的光电转换信号电压进行采集和信号处理, 可与上位机实现通用非同步收发传输器(UART)和通用串行总线(USB)通信, 在上位机上实现光纤光栅波长解调的动态显示和光栅中心波长标定, 可高速、高精度并行解调上百个外界被测信号。与目前具有同样功能的其他波长解调系统相比, 具有灵
  3. 所属分类:其它

    • 发布日期:2021-02-10
    • 文件大小:865280
    • 提供者:weixin_38538950
  1. 工业物联网中的缓冲内存管理设计与实现

  2. 针对工业物联网高速通信中出现流量堵塞如何高效存储的问题,引入了内存管理的方法。在研究同步动态随机存储器(SDRAM)存储原理的基础上,设计了一种基于现场可编程逻辑门阵列(FPGA)的SDRAM分区内存管理系统。采用FPGA作为主控制器,将SDRAM分成索引区和数据区两部分,为了方便内存管理,进一步将SDRAM数据区分成若干个1 kB大小相同的内存块,实现通过索引读写数据的目的。仿真结果表明,该内存管理系统配合FIFO(first input first output)的使用,可以有效解决在高速通
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:1048576
    • 提供者:weixin_38530211
  1. 基于FPGA的多功能信号源生成系统设计与实现

  2. 摘 要:为了满足科研与实验需要,提出并实现了一种以FPGA和高速D/A为,其结构简单,控制灵活,信号质量高的多功能信号源生成系统。该信号源生成系统能够实时产生中心频率在30~130 MHz的各种雷达、通信、导航和白噪声等信号,且产生的各种信号频率、幅度、相位和其他参数均可控。信号源作为基带信号单元配以混频模块,可实现在任意频段的信号。另外,该信号源还可以作为一个通用平台,通过FPGA内部程序的更新来实现其他复杂信号。   产品级的信号源往往满足不了科研和实验的需要,尤其在复杂电磁环境的研究和实
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:578560
    • 提供者:weixin_38729438
« 12 »