您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种基于FPGA的HDLC协议控制器

  2. 某大学的论文 利用XIlin公司的FPAG X2850E 实现半双工HDLC协议处理器。
  3. 所属分类:硬件开发

    • 发布日期:2010-04-24
    • 文件大小:618496
    • 提供者:shengliang_831
  1. 基于fpga的hdlc设计实现

  2. 基于fpga的hdlc设计与实现,hdlc是被广泛用作数据链路层的控制协议,本文以top down设计方法给出了一种hdlc协议控制器的设计方案,用vhdl语言进行了行为级描述,采用xilinx公司的fpga产品进行实现
  3. 所属分类:电子商务

    • 发布日期:2012-01-21
    • 文件大小:16777216
    • 提供者:cai19910618
  1. 基于FPGA+ARM的HDLC协议控制器的设计与实现

  2. 针对飞控模拟装置中基于HDLC协议通信需求,完成了一种新的基于FPGA+ARM架构HDLC协议控制器的设计。文中首先介紹了HDLC协议的帧结构和循环冗余校验(CRC)原理,然后结合FPGA可进行任意数据宽度操作和ARM编程简单灵活的优点,有效实现了符合HDLC协议的帧结构和CRC校验的应用方法,满足HDLC协议要求。应用结果表明设计能够很好地满足各项功能指标的技术要求。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:198656
    • 提供者:weixin_38674124
  1. 一种基于FPGA+ARM架构HDLC协议控制器设计

  2. 针对飞控模拟装置中基于HDLC协议通信需求,完成了一种新的基于FPGA+ARM架构HDLC协议控制器的设计。文中首先介紹了HDLC协议的帧结构和循环冗余校验(CRC)原理,然后结合FPGA可进行任意数据宽度操作和ARM编程简单灵活的优点,有效实现了符合HDLC协议的帧结构和CRC校验的应用方法,满足HDLC协议要求。应用结果表明设计能够很好地满足各项功能指标的技术要求。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:202752
    • 提供者:weixin_38543280
  1. 通信与网络中的基于FPGA的HDLC转E1传输控制器的实现

  2. 摘    要:本文介绍了一种用FPGA实现的HDLC转E1的协议控制器,能实现将速率为N×64Kbps(N=1~124)的HDLC数据分接至M路(M=1~4)E1信道中传输,并允许各路E1的最大时延为64ms。讨论了E1帧结构设计和系统的FPGA实现方法。关键词: 帧结构;HDLC;E1;FPGA 引言    E1是我国电信传输网一次群使用的传输标准,由于我国的E1资源十分丰富, 这样的传输路径非常容易获得,灵活利用现有丰富的E1信道来传输HDLC数据,可以节约大量传输成本。通常,一路HD
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:156672
    • 提供者:weixin_38664556
  1. 基于FPGA的高速同步HDLC通信控制器设计

  2. 高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一。提出实现HDLC通信协议的主要模块——CRC校验模块及‘0’比特插入模块的FPGA实现方法。CRC校验模块采用状态机设计方法,而‘0’比特插入模块是利用FIFO实现,为HDLC通信控制器的设计提供新的思路。该方法已在Spartan3s400开发板上实现,并能正确传输。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:1048576
    • 提供者:weixin_38748580