您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种13 bit 40 MS/s采样保持电路设计

  2. 设计了一个用于13 bit 40 MS/s流水线ADC中的采样保持电路。该电路采用电容翻转结构,主运算放大器采用增益提高型折叠式共源共栅结构,以满足高速和高精度的要求。为减小与输入信号相关的非线性失真以获得良好的线性度,采用栅压自举开关。采用电源电压为3.3 V的TSMC 0.18 μm工艺对电路进行设计和仿真,仿真结果表明,在40 MHz的采样频率下,采用保持电路的SNDR达到84.8 dB,SFDR达到92 dB。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:248832
    • 提供者:weixin_38724247
  1. 一种用于13bit40MS/s流水线ADC中的采样保持电路设计

  2. 本文对流水线ADC的采样保持电路的结构以及主要模块如增益提高型运算放大器电路、共模反馈电路和开关电路进行了分析,并对各个模块进行了设计,最终设计出一个适合于13bit40MHz流水线ADC的采样保持电路,仿真结果表明,该采样保持电路满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:155648
    • 提供者:weixin_38674616