您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. S3C2440全套中文手册.pdf

  2. 引言 此用户手册描述的是三星公司的 16/32 位精简指令集(RISC)微处理器 S3C2440A 。三星公司的 S3C2440A 为手持设备和普通应用提供了低功耗和高性能的小型芯片微控制器的解决方案。为了降低整体系统成本,S3C2440A 还提供了以下丰富的内部设备。 S3C2440A 基于 ARM920 T 核心,0.13 µm 的CMOS 标准宏单元和存储器单元。低功耗,简单,精致,且全静 态设计特别适合于对成本和功率敏感型的应用。它采用了新的总线架构如先进微控制总线构架(AMBA )。
  3. 所属分类:嵌入式

    • 发布日期:2012-10-20
    • 文件大小:11534336
    • 提供者:tstkey
  1. 高性能32位移位寄存器单元的设计

  2. 本文给出了一种可用于32位以上CPU执行单元的移位寄存器电路,并针对CISC指令集INTEL X86进行了优化;采用指令预处理的技术和通过冗余位,能很方便的实现带进位标志 CF移位和设置CF位,并使得每条移位指令的平均执行速度为两个指令周期。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:76800
    • 提供者:weixin_38665093
  1. 一种高性能32位移位寄存器单元的设计

  2. 本文给出了一种可用于32位以上CPU执行单元的移位寄存器电路,并针对CISC指令集INTELX86进行了优化(由于RISC指令集中移位类指令实现比较简单,故没有在文中讨论);采用指令预处理的技术和通过冗余位,能很方便的实现带进位标志CF移位和设置CF位,并使得每条移位指令的平均执行速度为两个指令周期。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:147456
    • 提供者:weixin_38706045
  1. 一种高性能32位移位寄存器单元的设计

  2. 1引言 随着CPU设计位数与性能的不断提高,对CPU 执行单元中专用硬件移位寄存器的要求也越来越高。CPU移位寄存器的性能直接影响到所设计CPU 对移位类指令的处理能力和执行速度。传统结构的CPU中,移位寄存器的设计一般采用矩阵结构和树状结构。当CPU的位数达到32位,速度达到100M以上时,要在一个指令周期内对32位的数据进行32 位内任意移位,以前的设计方法已经很难达到要求。曾经有过对32位桶形移位寄存器的行为级描述 [1],但其只适用于RISC指令集,并且作为CPU中的专用硬件为了达到
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:230400
    • 提供者:weixin_38539705