点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 七段译码电路
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
多功能数字钟----数字电路实验报告
多功能数字钟 【摘 要】数字钟是采用数字电路实现对时,分,秒。数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,运运超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便而且大大地扩展了钟表原先的报时功能。因此,研究数字钟及扩大其应用,有着非常现实的意义。 数字钟计时的标准信号应该是频率相当稳定的1HZ秒脉冲,所以要设置标准时间源。 数字钟计时周期是24小时,因此必须设置
所属分类:
专业指导
发布日期:2009-05-18
文件大小:698368
提供者:
jayzf0503
CC4511七段数码管的译码芯片
CC4511 是BCD-7 段所存译码驱动器,在同一单 片结构上由COS/MOS 逻辑器件和n-p-n 双极型晶 体管构成。这些器件的组合,使CC4511 具有低静态 耗散和高抗干扰及源电流高达25mA 的性能。由此可 直接驱动LED 及其它器件。LT 、BI 、LE 输入端分 别检测显示、亮度调节、存储或选通一BCD 码等功 能。当使用外部多路转换电路时,可多路转换和显示 几种不同的信号。
所属分类:
嵌入式
发布日期:2009-11-07
文件大小:314368
提供者:
wulixi04223235
三位数字电容表说明书
课 程 设 计 任 务 书 课程设计题目 三位数电容表 功能 技术指标 设计一个电路简洁、精度高及测量范围宽的电容表,将待测电容的电容值显示到数码管,可显示 三位数字 工作量 适中 工作计划 3月8日 查资料,分析原理 3月9日 画原理图,列元器件表 3月11日 购买元器件 3月12日 安装电路 3月14日 电路调试 3月19日 结题验收 3月20日 撰写说明书 3月25日 交说明书并准备答辩 3月26日 答辩 指导教师评语 指导教师: 2010年3月 23日 目录 第1章 绪论 1 1.1设
所属分类:
C
发布日期:2010-04-13
文件大小:563200
提供者:
shijincan
硬件、软件译码输出实验-嵌入式完整的实验报告
掌握软、硬件译码原理,利用单片机实现软、硬件译码功能。P1口的高4位即P1.7~P1.4作为输出端口,输出BCD码,LED共阳数码管U42显示P1口的高4位输出,U29 74HC247是共阳七段数码管的译码驱动电路芯片,输入端D、C、B、A输入BCD码000~1001,对应显示字型0~9,其输入端RBI、LT、BI在这里可以悬空。P1口的低4位P1.3~P1.0作为输入端口,输入BCD码,DIP开关SK2作为开关量输入。
所属分类:
硬件开发
发布日期:2010-04-27
文件大小:99328
提供者:
jiaoyang521
用VHDL设计的计数显示电路
设计输出为3位BCD码的计数显示电路。由三个模块构成:十进制计数器(BCD_CNT)、分时总线切换电路(SCAN)和七段显示译码器电路(DEC_LED)。
所属分类:
专业指导
发布日期:2010-06-22
文件大小:126976
提供者:
iddudumegaoyuan
电子电路课程设计 抢答器
整个电路由锁存模块、编码模块、定时模块、加分模块、动态扫描模块(包括环形计数模块、数据选择模块和七段显示译码模块)以及分频模块组成。
所属分类:
专业指导
发布日期:2010-09-02
文件大小:4096
提供者:
kuang_1990
Verilog HDL BCD七段译码器
Verilog HDL 组合逻辑电路的设计——BCD七段译码器
所属分类:
专业指导
发布日期:2010-11-16
文件大小:1024
提供者:
qiaoyaxing
实验一 七段数码显示译码器
7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。但为了简化过程,首先完成7段BCD码译码器的设计。如图3-1作为7段BCD码译码器,输出信号LED7S的7位分别接如图3-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为“1101101”时,数码管的7个段:g、f、e、d、c、b
所属分类:
C
发布日期:2010-12-08
文件大小:377856
提供者:
XUQIWEN1
CD4511BCD 码—七段码译码器
CD4511是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码—七段码译码器, 具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。
所属分类:
其它
发布日期:2011-03-30
文件大小:29696
提供者:
t07190612
EDA实验报告 七段数码显示译码器的设计
7段数码管是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。
所属分类:
专业指导
发布日期:2011-05-19
文件大小:178176
提供者:
xiancc
VHDL 数字显示电路
VHDL 数字显示电路的设计1 用VHDL设计具有清除端、使能端,计数范围为0~999的计数器,输出为8421BCD码; 2.用VHDL设计十进制计数器(BCD_CNT)模块、七段显示译码器电路(BEC_LED)模块和分时总线切换电路(SCAN)模块。 3.用MAX+plusⅡ进行时序仿真
所属分类:
专业指导
发布日期:2011-05-25
文件大小:267264
提供者:
xiyuemiao
数字电压表的设计与制作
它充分考虑到输出型号与数字显示板的连接,在片内已集成了七段译码电路和液晶动态驱动电路,所以不用附加电路,只需将各数码的字段及公共端相应联接即可
所属分类:
专业指导
发布日期:2011-06-21
文件大小:4194304
提供者:
wangwanyi22
CD4511显示译码
CD4511可驱动共阴数码管,CD4511是BCD锁存/7段译码器/驱动器,常用的显示译码器件,CD4511引脚功能: 具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。
所属分类:
专业指导
发布日期:2012-01-09
文件大小:176128
提供者:
linjun0909
七段译码器的设计实验
用verilog语言写的七段译码器的实验,尽管代码挺简洁的,但用处很大,对学习数字逻辑电路的同学很有帮助。
所属分类:
专业指导
发布日期:2012-03-31
文件大小:308224
提供者:
ba12346
protel应用实践—七段译码电路的实现
这是一份基于protel的七段译码电路课程设计,包括pcb版的制作以及电路原理图的仿真。
所属分类:
专业指导
发布日期:2012-09-18
文件大小:750592
提供者:
susanfb
数字电路课设
CD4060通过外接频率为32768Hz振荡电路经其内部的分频产生频率为2Hz的时基信号,并由端口3输出接到CD4017的时钟信号输入端口。经过CD4017的处理可以产生频率为 1s的闸门信号。用该信号去控制计数器MCI4553的计数取样时间(时间为1s),并同时产生该次频率的显示时间控制信号(由CD4017的引脚1、5、6、7、9、10、11共计时间为:0.5*7=3.5s)和计数器复位信号来进行计数器的清零即每过五秒就清零一次。由于该频率计的设计范围是在1Hz~100kHz,而计数器M
所属分类:
硬件开发
发布日期:2013-11-07
文件大小:1048576
提供者:
u012756789
数字电路课程设计—数字电子钟
本次课程设计为多功能数字电子钟,主要由振荡器、分频器、计数器、译码显示、报时等电路组成。其目的是为我们更好的掌握硬件电路组成的应用知识,有助于提高我们的动能力。 数字钟是以4518计数器生成出60和24进制的计数器然后利用,CC4511 七段译码驱动/锁存器及LG5011AH共
所属分类:
网络基础
发布日期:2015-11-16
文件大小:723968
提供者:
qq_27686069
杭电数电实验编码器、译码器的应用
一、实验目的 1.熟悉编码器、译码器的工作原理和使用方法。 2.掌握中规模集成编码器、译码器的逻辑功能及应用。 3.掌握编码器的设计方法及应用。 4.熟悉数码管的工作原理及使用方法。 二、实验仪器及器件 序号 仪器或器件名称 型号或规格 数量 1 逻辑实验箱 SBL型 1 2 双踪示波器 CS-4125、DS1022 1 3 指针式万用表 500HA型 1 4 8线-3线编码器 74LS148 1 5 3线-8线译码器 74LS138 1 6 七段译码驱动器 74LS48BCD 1 7 4输入二
所属分类:
讲义
发布日期:2018-12-23
文件大小:392192
提供者:
wayuhang
使用CD4511设计带锁存、显示功能的八路抢答器电路.doc
CD4511是一片CMOSBCD—锁存/7段译码/驱动器,用于驱动共阴极LED(数码管)显示器的BCD码-七段码译码器。具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动共阴LED数码管。下面将介绍基于CD4511的八路抢答器电路的设计。 1、抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S1~S8表示。 2、设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3、抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在L
所属分类:
其它
发布日期:2019-07-23
文件大小:393216
提供者:
weixin_39841856
protel课设 Protel应用实践——七段译码电路
这是一份关于七段译码电路的实践应用,基于protel完成了PCB的制作,对电路原理图进行了仿真。。
所属分类:
专业指导
发布日期:2012-09-16
文件大小:766976
提供者:
susanfb
«
1
2
3
4
5
6
»