您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 74系列芯片资料 74564 TTL 八位三态反相输出D触发器

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-05-02
    • 文件大小:122880
    • 提供者:codychang
  1. unix环境高级编程第三章

  2. 目 录 译者序 译者简介 前言 第1章 UNIX基础知识 1 1.1 引言 1 1.2 登录 1 1.2.1 登录名 1 1.2.2 shell 1 1.3 文件和目录 2 1.3.1 文件系统 2 1.3.2 文件名 2 1.3.3 路径名 2 1.3.4 工作目录 4 1.3.5 起始目录 4 1.4 输入和输出 5 1.4.1 文件描述符 5 1.4.2 标准输入、标准输出和标准 出错 5 1.4.3 不用缓存的I/O 5 1.4.4 标准I/O 6 1.5 程序和进程 7 1.5.1
  3. 所属分类:网络攻防

    • 发布日期:2009-05-12
    • 文件大小:559104
    • 提供者:tangyong1985
  1. CC4051中文资料

  2. CC4051 是单8 通道数字控制模拟开关,有三个二进制控制输入端A0、A1、 A2 和INH 输入,具有低导通阻抗和很低的截止漏电流。幅值为4.5~20V 的数字信 号可控制峰-峰值至20V 的模拟信号。例如,若VDD=+5V,VSS=0,VEE=- 13.5V,则0~5V 的数字信号可控制-13.5~4.5V 的模拟信号。这些开关电路在整 个VDD-VSS 和VDD-VEE 电源范围内具有极低的静态功耗,与控制信号的逻辑 状态无关。当INH 输入端=“1”时,所有的通道截止。三位二进制信号
  3. 所属分类:专业指导

    • 发布日期:2009-06-29
    • 文件大小:136192
    • 提供者:nannana
  1. 学会VHDL电子设计流程 4位乘法器的设计

  2. 一、实训目的 1学会LOOP语句的使用 2熟悉库及程序包的内容 二、实训原理 四位二进制乘法采用移位相加的方法。即用乘数的各位数码,从高位开始依次与被乘数相乘,每相乘一次得到的积称为部分积,将第一次得到的部分积左移一位并与第二次得到的部分积相加,将加得的和左移一位再与第三次得到的部分积相加,再将相加的结果左移一位与第四次得到的部分积相加,直到所的部分积都被加过一次
  3. 所属分类:专业指导

    • 发布日期:2009-11-03
    • 文件大小:22528
    • 提供者:zhangyuegen
  1. 微机原理与接口技术试题和答案(共ABC三套)

  2. 试卷编号: ( A )卷 课程编号: H61030010 课程名称: 微机原理与接口技术 考试形式: 闭卷 适用班级: 姓名: 学号: 班级: 学院: 信息工程 专业: 计算机科学技术 考试日期: 题号 一 二 三 四 五 六 七 八 九 十 总分 累分人 签名 题分 15 20 10 20 15 20 100 得分 考生注意事项:1、本试卷共 6页,请查看试卷中是否有缺页或破损。如有立即举手报告以便更换。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、 填空题(每空 1 分,
  3. 所属分类:嵌入式

  1. 二进制格雷码与自然二进制码的互换

  2. 在精确定位控制系统中,为了提高控制精度,准确测量控制对象的位置是十分重要的。目前,检测位置的办法有两种:其一是使用位置传感器,测量到的位移量由变送器经A/D转换成数字量送至系统进行进一步处理。此方法精度高,但在多路、长距离位置监控系统中,由于其成本昂贵,安装困难,因此并不实用;其二是采用光电轴角编码器进行精确位置控制。光电轴角编码器根据其刻度方法及信号输出形式,可分为增量式、绝对式以及混合式三种。而绝对式编码器是直接输出数字量的传感器,它是利用自然二进制或循环二进制(格雷码)方式进行光电转换的
  3. 所属分类:专业指导

    • 发布日期:2010-03-23
    • 文件大小:175104
    • 提供者:webyes_vicp_net
  1. CC4051八选一模拟开关

  2. CC4051 是单8 通道数字控制模拟开关,有三个二进制控制输入端A0、A1、 A2 和INH 输入,具有低导通阻抗和很低的截止漏电流。幅值为4.5~20V 的数字信 号可控制峰-峰值至20V 的模拟信号。例如,若VDD=+5V,VSS=0,VEE=- 13.5V,则0~5V 的数字信号可控制-13.5~4.5V 的模拟信号。这些开关电路在整 个VDD-VSS 和VDD-VEE 电源范围内具有极低的静态功耗,与控制信号的逻辑 状态无关。当INH 输入端=“1”时,所有的通道截止。三位二进制信号
  3. 所属分类:专业指导

    • 发布日期:2010-04-22
    • 文件大小:139264
    • 提供者:guanghuang419
  1. 三位二进制加1与加2计数器课程设计

  2. 武汉理工大学计算机科学与技术08级数字逻辑实验,有兴趣可以下载下,年年都一样。相信你可以得高分
  3. 所属分类:专业指导

    • 发布日期:2010-07-13
    • 文件大小:497664
    • 提供者:fancyzg
  1. 三位二进制加1计数器课程设计

  2. 数字逻辑课程设计。三位二进制加1计数器~为大家省省时间。
  3. 所属分类:专业指导

    • 发布日期:2010-10-13
    • 文件大小:435200
    • 提供者:s537537s
  1. 基于VHDL的数字密码锁设计

  2. 密码锁密码由3位十进制数字组成,初始密为“000”,密码由用户随意设置,当密码输入正确时开锁,密码输入错误时报警。控制器是整个系统的功能核心,接受按键和其它模块传来的信息。然后,根据系统的功能将不同的控制信号送到各个模块;比较器用来比较输入数据和寄存器的数据是否相等,结果送给控制器;寄存器在密码数据校验时,输出密码以供比较,在修改密码时,保存新的密码信息;钥匙信号控制锁的开和关;报警信号可接到LED或其它防盗设备上。 按“安锁”键,将锁闭合,开锁时,先按“输入密码”键,输入密码,再按“确认”键
  3. 所属分类:其它

    • 发布日期:2011-07-05
    • 文件大小:551936
    • 提供者:a569582560
  1. 三位二进制加1与加2计数器

  2. 武汉理工大学数字逻辑课程设计,三位二进制加1与加2计数器
  3. 所属分类:其它

    • 发布日期:2013-03-15
    • 文件大小:424960
    • 提供者:h8629545
  1. 三十二进制计数器的HDL源文件程序与仿真

  2. 三十二进制计数器的HDL源文件程序与仿真。用VHDL语言设计一个32位二进制计数器并进行功能仿真
  3. 所属分类:专业指导

  1. VHDL语言实现8位二进制乘法电路

  2. 8位二进制乘法采用移位相加的方法。即用乘数的各位数码,从低位开始依次与被乘数相乘,每相乘一次得到的积称为部分积,将第一次(由乘数最低位与被乘数相乘)得到的部分积右移一位并与第二次得到的部分积相加,将加得的和右移一位再与第三次得到的部分积相加,再将相加的结果右移一位与第四次得到的部分积相加。直到所有的部分积都被加过一次。
  3. 所属分类:其它

    • 发布日期:2013-12-18
    • 文件大小:77824
    • 提供者:u013205707
  1. 八位二进制加法(proteus仿真电路)

  2. 1. 八位二进制加数与被加数输入 2. 三位数码管显示 3. 三位十进制加数与被加数的输入
  3. 所属分类:嵌入式

    • 发布日期:2013-12-24
    • 文件大小:222208
    • 提供者:lcqjqrm
  1. 数电课程设计-四位二进制减法计数器

  2. 数字电子技术课程设计。数电课程设计-四位二进制减法计数器目录:一.课程设目的 1 二.课设题目实现框图 1 2 三.实现过程 1 3 1.VHDL 1 13 1.1建立工程 1 13 1.2VHDL源程序 6 3 1.3编译及仿真过程 8 3 1.4引脚锁定及下载 11 3 1.5仿真结果分析 11 3 2.电路设计 12 5 2.1设计原理 12 3 2.2基于Multisim的设计电路图 14 3 2.3逻辑分析仪显示的波形 15 3 2.4仿结果分析 15 3 四.设计体会 16 9 五
  3. 所属分类:软件测试

    • 发布日期:2014-01-07
    • 文件大小:1034240
    • 提供者:u010321869
  1. NAIS PLC中文手册第三章高级指令(5).pdf

  2. NAIS PLC中文手册第三章高级指令(5)pdf,NAIS PLC中文手册第三章高级指令(5)F81(B|N) 适用机型 P81(FBN4位BCD数据→16位数据 FPe/FPO/FP∑/FP FP2/ FP2SH/ FP3/FP POSh 概述 将表达4位的十进制的BCD码(4- digit)转换为16位二进制数据。 对于FP-M/FP0/FP1/FP-e/FPΣ,P型高级指令不适用 程序示例 布尔形式 梯形图程序 「地址 指令 触发器 10 ST R 0 F81 (B|N) 10|F[F8
  3. 所属分类:其它

    • 发布日期:2019-10-15
    • 文件大小:424960
    • 提供者:weixin_38743968
  1. 数字逻辑课程设计--三位二进制模5计数器

  2. 数字逻辑的课程设计,帮助同学们更好的做好自己的课程设计。提供一些建议……
  3. 所属分类:专业指导

    • 发布日期:2011-01-15
    • 文件大小:497664
    • 提供者:gaocong1990
  1. 彩色数字编码投影光栅三维轮廓术的研究

  2. 研究了一种用彩色条纹对光栅进行数字编码的方法。其中投影光栅用白、红、绿、蓝和它们的补色黑、青、品、黄按照四位二进制原理对光栅进行编码。用白色和黑色条纹分别表示八位上的1和0;用红色和青色条纹分别表示四位上的1和0;用绿色和品色条纹分别表示二位上的1和0;用蓝色和黄色条纹分别表示个位上的1和0。这样在一个周期中共有64个条纹。这样的空间周期能够胜任一般物体的测量。由于每个颜色的条纹只有一个逻辑状态,所以这种方法具有较好的抗干扰能力。
  3. 所属分类:其它

    • 发布日期:2021-02-11
    • 文件大小:1048576
    • 提供者:weixin_38749268
  1. 用中规模集成电路连接一个3位十进制数字显示器

  2. 逻辑电路图如下图所示。这是用三个可予置二进制计数器和控制门组成的三位异步十进制数计数器,利用4位二进制计数器可预置数的功能,实现10进制计数。计数脉冲CP加到个位计数器的时钟输入端,当计数器计数到Q3Q2Q1Q0=1001时,LD=0,在第10个时钟脉冲↑到来时,计数器接收零(∵D3D2D1D0=0000)。LD信号经过两个与门的传送延迟(相等于一个时钟周期),作为向相邻高位计数器发出的进位脉冲,使该计数器进行加1计数,作到逢10进1。当前一个计数器第十个CP到来后,本计数器置数为零,同时向相邻
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:83968
    • 提供者:weixin_38500630
  1. 【leetcode】位1的个数

  2. 编写一个函数,输入是一个无符号整数,返回其二进制表达式中数字位数为 ‘1’ 的个数(也被称为汉明重量)。 示例 1: 输入:00000000000000000000000000001011 输出:3 解释:输入的二进制串 00000000000000000000000000001011 中,共有三位为 '1'。 示例 2: 输入:00000000000000000000000010000000 输出:1 解释:输入的二进制串 00000000000000000000000010000000
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:37888
    • 提供者:weixin_38513669
« 12 3 4 5 6 7 8 9 10 ... 29 »