您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL 程序举例打包,应该有你想要的

  2. VHDL 程序举例 文件夹中包括下面程序 -------------------------------------------------------------------------------- NOTE:该程序参考FPGA中文网站 重要说明:不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。以下部分程序为txt格式,请自行另存为vdh后缀的文件。有些EDA软件要求ENTITY的名称
  3. 所属分类:网络攻防

    • 发布日期:2009-07-23
    • 文件大小:43008
    • 提供者:engddy
  1. .net数据访问类 SQL Helper 类

  2. .net数据访问类 SQL Helper 介绍 摘要:Data Access Application Block 是一个 .NET 组件,包含优化的数据访问代码,可以帮助用户调用存储过程以及向 SQL Server 数据库发出 SQL 文本命令。它返回 SqlDataReader、DataSet 和 XmlReader 对象。您可以在自己的 .NET 应用程序中将其作为构造块来使用,以减少需要创建、测试和维护的自定义代码的数量。您可以下载完整的 C# 和 Visual Basic .NET 源
  3. 所属分类:其它

    • 发布日期:2009-08-11
    • 文件大小:150528
    • 提供者:seekjava
  1. 精通JavaScript+JQuery2

  2. 本书的定位是面向Web 前端设计和开发人员的实践指导书,因此没有讲解关于Javascr ipt语言本身的面向对象以及其他一些深层的特性,这些特性大多应用于更底层的开发。当需要开发一个自己专有的类似于jQuery 那样的Javascr ipt 框架时,则需要对Javascr ipt有更深入的理解。例如,Javascr ipt 中的原形继承、对象系统,对函数式语言的深入理解,对闭包的理解,对动态性的理解,等等,这些内容都超出了一般网站开发的应用范围。 我们看到一些讲解Javascr ipt 的图书
  3. 所属分类:Javascript

    • 发布日期:2009-08-17
    • 文件大小:13631488
    • 提供者:z57737507
  1. 精通JavaScript+JQuery4

  2. 本书的定位是面向Web 前端设计和开发人员的实践指导书,因此没有讲解关于Javascr ipt语言本身的面向对象以及其他一些深层的特性,这些特性大多应用于更底层的开发。当需要开发一个自己专有的类似于jQuery 那样的Javascr ipt 框架时,则需要对Javascr ipt有更深入的理解。例如,Javascr ipt 中的原形继承、对象系统,对函数式语言的深入理解,对闭包的理解,对动态性的理解,等等,这些内容都超出了一般网站开发的应用范围。 我们看到一些讲解Javascr ipt 的图书
  3. 所属分类:Javascript

    • 发布日期:2009-08-17
    • 文件大小:4194304
    • 提供者:z57737507
  1. SQLHelper.cs

  2. .net数据访问类 SQL Helper 介绍 摘要:Data Access Application Block 是一个 .NET 组件,包含优化的数据访问代码,可以帮助用户调用存储过程以及向 SQL Server 数据库发出 SQL 文本命令。它返回 SqlDataReader、DataSet 和 XmlReader 对象。您可以在自己的 .NET 应用程序中将其作为构造块来使用,以减少需要创建、测试和维护的自定义代码的数量。您可以下载完整的 C# 和 Visual Basic .NET 源
  3. 所属分类:其它

    • 发布日期:2010-03-07
    • 文件大小:140288
    • 提供者:changfei0216
  1. delphi 开发经验技巧宝典源码

  2. 第1章 开发环境 1 1.1 环境设置 2 0001 如何定制工具栏 2 0002 如何定制组件面板 2 0003 如何定制代码编辑器 3 0004 保存自定义开发环境桌面 4 1.2 组件安装 4 0005 安装ActiveX组件 4 0006 安装不同类型的第三方组件 5 0007 在Delphi中加载QReport报表组件 7 1.3 创建DLL文件 8 0008 生成一个DLL文件 8 0009 调用DLL文件 8 1.4 窗体相关操作 9 0010 将组件置前/置后 9 0011 如
  3. 所属分类:其它

    • 发布日期:2010-08-12
    • 文件大小:20000000
    • 提供者:tonnylucky
  1. delphi 开发经验技巧宝典源码03

  2. 第1章 开发环境 1 1.1 环境设置 2 0001 如何定制工具栏 2 0002 如何定制组件面板 2 0003 如何定制代码编辑器 3 0004 保存自定义开发环境桌面 4 1.2 组件安装 4 0005 安装ActiveX组件 4 0006 安装不同类型的第三方组件 5 0007 在Delphi中加载QReport报表组件 7 1.3 创建DLL文件 8 0008 生成一个DLL文件 8 0009 调用DLL文件 8 1.4 窗体相关操作 9 0010 将组件置前/置后 9 0011 如
  3. 所属分类:其它

    • 发布日期:2010-08-12
    • 文件大小:19922944
    • 提供者:tonnylucky
  1. delphi 开发经验技巧宝典源码04

  2. 第1章 开发环境 1 1.1 环境设置 2 0001 如何定制工具栏 2 0002 如何定制组件面板 2 0003 如何定制代码编辑器 3 0004 保存自定义开发环境桌面 4 1.2 组件安装 4 0005 安装ActiveX组件 4 0006 安装不同类型的第三方组件 5 0007 在Delphi中加载QReport报表组件 7 1.3 创建DLL文件 8 0008 生成一个DLL文件 8 0009 调用DLL文件 8 1.4 窗体相关操作 9 0010 将组件置前/置后 9 0011 如
  3. 所属分类:其它

    • 发布日期:2010-08-12
    • 文件大小:19922944
    • 提供者:tonnylucky
  1. delphi 开发经验技巧宝典源码05

  2. 第1章 开发环境 1 1.1 环境设置 2 0001 如何定制工具栏 2 0002 如何定制组件面板 2 0003 如何定制代码编辑器 3 0004 保存自定义开发环境桌面 4 1.2 组件安装 4 0005 安装ActiveX组件 4 0006 安装不同类型的第三方组件 5 0007 在Delphi中加载QReport报表组件 7 1.3 创建DLL文件 8 0008 生成一个DLL文件 8 0009 调用DLL文件 8 1.4 窗体相关操作 9 0010 将组件置前/置后 9 0011 如
  3. 所属分类:其它

    • 发布日期:2010-08-12
    • 文件大小:19922944
    • 提供者:tonnylucky
  1. 波形发生器vhdl设计

  2. vhdl设计注1: 含有不可综合语句,请自行修改 注2: 一些PLD只允许I/O口对外三态,不支持内部三态,使用时要注意 注3: 设计RAM的最好方法是利用器件厂家提供的软件自动生成RAM元件,并在VHDL程序中例化
  3. 所属分类:嵌入式

    • 发布日期:2011-06-24
    • 文件大小:2048
    • 提供者:qingking310
  1. 算法到硬件实现

  2. 想知道算法在verilog中的应用吧,还有verilog许多不可综合的语句的存在意义。这本书就是讲这个的!
  3. 所属分类:其它

    • 发布日期:2008-06-01
    • 文件大小:2097152
    • 提供者:dianyubaobei
  1. verilog 不可综合语句 总结 汇总(转)

  2. verilog 不可综合语句 总结 包括了可综合和不可综合的结构
  3. 所属分类:嵌入式

    • 发布日期:2012-03-06
    • 文件大小:912384
    • 提供者:baoyi2009
  1. Verilog可综合与不可综合语句汇总

  2. Verilog可综合与不可综合语句汇总,讲得挺透彻的,值得一看
  3. 所属分类:硬件开发

    • 发布日期:2013-04-17
    • 文件大小:301056
    • 提供者:lmldc611
  1. Verilog求最大公约数

  2. 用Verilog编写的求两个数的最大公约数,此为完整的工程文件,是可综合的,注意while语句在Verilog中是不可综合的!
  3. 所属分类:嵌入式

    • 发布日期:2013-04-23
    • 文件大小:129024
    • 提供者:u010420969
  1. verilog 不可综合语句

  2. verilog 不可综合语句 查看检查,一面报错
  3. 所属分类:硬件开发

    • 发布日期:2013-05-22
    • 文件大小:193536
    • 提供者:harold19910303
  1. verilog 不可综合语句

  2. verilog基础知识 不可综合语句的情况列举
  3. 所属分类:专业指导

    • 发布日期:2013-10-20
    • 文件大小:34816
    • 提供者:baiseliaoya
  1. Modelsim 6.0 使用教程

  2. 3.3 Modelsim仿真的基本步骤 Modelsim的仿真主要有以下几个步骤:建立库并映射库到物理目录;编译原代码(包括Testbench;执行仿真。 当对要仿真的目标文件进行仿真时需要给文件中的各个输入变量提供激励源,并对输入波形进行的严格定义,这种对激励源定义的文件称为Testbench,即测试台文件。下面先讲一下Testbench的产生方法。 我们可以在modelsim内直接编写Testbench,而且modelsim还提供了常用的各种模板。具体步骤如下: ⑴.执行File->
  3. 所属分类:嵌入式

    • 发布日期:2009-01-03
    • 文件大小:433152
    • 提供者:wanglinghuan
  1. verilog 不可综合语句

  2. 基础知识:verilog 不可综合语句;建立可综合模型的原则。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:56320
    • 提供者:weixin_38663113
  1. 芯片设计:verilog语法

  2. task模块如果用到不可综合的语句,就无法综合,只能用在system verilog中用于描述行为。task一般用在仿真里,在RTL不推荐使用。从C语言的角度讲,task相当于一个函数,被调用时方可执行。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:50176
    • 提供者:weixin_38653602
  1. 学习HDL的几点重要提示

  2. 1.了解HDL的可综合性问题: HDL有两种用途:系统仿真和硬件实现。 如果程序只用于仿真,那么几乎所有的语法和编程方法都可以使用。 但如果我们的程序是用于硬件实现(例如:用于FPGA设计),那么我们就必须保证程序“可综合”(程序的功能可以用硬件电路实现)。 不可综合的HDL语句在软件综合时将被忽略或者报错。 我们应当牢记一点:“所有的HDL描述都可以用于仿真,但不是所有的HDL描述都能用硬件实现。” 2. 用硬件电路设计思想来编写HDL: 学好HDL的关键是充分理解HDL语句和硬件电路的关系
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:38912
    • 提供者:weixin_38742460
« 12 »