您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 中国数字无线电标准的低复杂度高性能低密度奇偶校验编码器设计

  2. 本文提出了一种新型的低密度奇偶校验(LDPC)生成器矩阵在频率调制-中国数字无线电(CDR)中的编码器架构,该架构于2013年8月发布。我们利用LDPC奇偶校验矩阵的speci_c结构来并行化行和行。列编码操作。 还提出了一种优化的方法来控制存储器,该存储器可以以不同的码率重用于LDPC码,以提高硬件资源的利用率。 所提出的LDPC编码器和解码器在Xilinx FPGA上实现。 根据ModelSim和MATLAB的仿真结果,验证了该方法具有减少资源消耗,低功耗,高精度的优点。 提出的编码器可以实
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:3145728
    • 提供者:weixin_38621150