您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机C8051F34x中文详细资料(270页)

  2. C8051F34X全速 USB FLASH微控制器 中文资料 ● 高速、流水线结构的 8051 兼容的微控制器内核(可达 48MIPS) ● 全速、非侵入式的在系统调试接口(片内) ● 通用串行总线(USB)功能控制器,有 8 个灵活的端点管道,集成收发器和 1K FIFO RAM ● 电源稳压器 ● 真正 10 位 200 ksps 的单端/差分 ADC,带模拟多路器 ● 片内电压基准和和温度传感器 ● 片内电压比较器(两个) ● 精确校准的 12MHz 内部振荡器和 4 倍 时钟乘法器 ●
  3. 所属分类:C

    • 发布日期:2009-05-17
    • 文件大小:2097152
    • 提供者:stave
  1. f330中文资料pdf

  2. C8051F330/1 混合信号 ISP FLASH 微控制器 1 . 系统概述.......................................................................................................................................7 1.1 CIP-51TM 微控制器核......................................................
  3. 所属分类:C

    • 发布日期:2009-06-20
    • 文件大小:3145728
    • 提供者:gjcjxy
  1. EDA实验 序列检测器的设计

  2. 用VHDL语言设计一个序列检测器,其设计电路框图如图9-1所示,状态转换图如图9-2所示,状态转换功能表如表9-3所示,顶层电路原理图如图9-4。要求当检测器连续收到一组串行码(1110010)后,输出为1,其他情况输出为0。其仿真时序波形如图9-5所示。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-22
    • 文件大小:863232
    • 提供者:ljjieyi
  1. 数电课程设计之任务书

  2. 很好的数电课程设计:内容有:十三进制同步减法计数器,串行序列信号检测器,六进制同步加法计数器。设计准确,任务书详细。希望对课设的朋友有帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-10-29
    • 文件大小:49152
    • 提供者:guodongwuyu
  1. 数电课程设计(十三进制同步减法计数器和串行序列信号检测器)

  2. 很好的数电课程设计:内容有:十三进制同步减法计数器,串行序列信号检测器,六进制同步加法计数器。设计准确。希望对课设的朋友有帮助。
  3. 所属分类:专业指导

    • 发布日期:2009-10-29
    • 文件大小:357376
    • 提供者:guodongwuyu
  1. C8051F单片机知识介绍

  2. C8051F340特性 高速、流水线结构的8051兼容的微控制器内核(可达48MIPS) 全速、非侵入式的在系统调试接口(片内) 通用串行总线(USB)功能控制器,有8个灵活的端点管道,集成收发器和1K FIFO RAM 电源稳压器 真正10位200 ksps的单端/差分ADC,带模拟多路器 片内电压基准和和温度传感器 片内电压比较器(两个) 精确校准的12MHz内部振荡器和4倍时钟乘法器 多达64KB的片内FLASH存储器 多达4352字节片内RAM(256+4KB) 硬件实现的SMBus/
  3. 所属分类:C

    • 发布日期:2010-01-04
    • 文件大小:14680064
    • 提供者:kxhui
  1. 数字逻辑电路课程设计

  2. 数字逻辑电路课程设计WORD文档 虽然很简单 但是严格按照格式步骤来 得了个优
  3. 所属分类:专业指导

    • 发布日期:2010-01-10
    • 文件大小:208896
    • 提供者:dinglina777
  1. EDA设计状态机实现序列检测器

  2. 序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例6-27描述的电路完成对序列数"11100101"的。当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相
  3. 所属分类:专业指导

    • 发布日期:2010-01-13
    • 文件大小:13312
    • 提供者:zjp649527
  1. IE代理检测器(C#)

  2. 在你使用IE的时候,他会自动检测当前设置的代理服务器是否可用,并自动启用或禁用,附带C#源码。
  3. 所属分类:C#

    • 发布日期:2007-12-11
    • 文件大小:150528
    • 提供者:Shepherdog
  1. PCF8563 I2C 实时时钟/日历芯片

  2. PCF8563 I2C 实时时钟/日历芯片 概述 PCF8563是一款低功耗的CMOS实时时钟/日历芯片,它提供一个可编程时钟输出,一个中断输出和掉电检测器,所有的地址和数据通过I2C总线接口串行传递。最大总线速度为400Kbits/s,每次读写数据后,内嵌的字地址寄存器会自动增加。 特性 低工作电流:典型值为0.25μA(VDD=3.0V,Tamb=25 ℃时); 世纪标志; 大工作电压范围:1.0~5.5V;
  3. 所属分类:C

    • 发布日期:2010-02-20
    • 文件大小:87040
    • 提供者:DYYDYYDYYAIR
  1. PCF8563T (I2C)时钟日历芯片的原理与应用

  2. PCF8563 是低功耗的CMOS 实时时钟/日历芯片,它提供一个可编程时钟输出,一个 中断输出和掉电检测器,所有的地址和数据通过I2C 总线接口串行传递。最大总线速度为 400Kbits/s,每次读写数据后,内嵌的字地址寄存器会自动产生增量。
  3. 所属分类:C

    • 发布日期:2010-03-04
    • 文件大小:187392
    • 提供者:XHVLSH
  1. C8051F02x.pdf

  2. 1 . 系统概述.......................................................................................................................................8 1.1 CIP-51TM CPU .......................................................................................
  3. 所属分类:C

    • 发布日期:2010-05-10
    • 文件大小:2097152
    • 提供者:sfhgky
  1. 实验四 用状态机实现序列检测器的设计

  2. 序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例6-27描述的电路完成对序列数"11100101"的。当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相
  3. 所属分类:专业指导

    • 发布日期:2010-12-08
    • 文件大小:380928
    • 提供者:XUQIWEN1
  1. 16位串行序列检测器设计(带数字输入与显示)

  2. 分两部分:1)学号(后4位)用键盘输入并显示学号,按确认键后串行序列发生器开始工作;2)16位串行序列检测器在检测到与学号相符的序列后点亮指示等(发光二极管),检测器可清零重启。
  3. 所属分类:专业指导

    • 发布日期:2010-12-12
    • 文件大小:542720
    • 提供者:anyu2008
  1. VHDL序列检测器1110010

  2. 利用有限状态机实现一般时序逻辑分析的方法设计设计一个 1110010 序列检测器,即检测器连续收到一组串行码“1110010”后,输出检测标志1,否则输出0。
  3. 所属分类:专业指导

    • 发布日期:2011-05-11
    • 文件大小:133120
    • 提供者:dongpu2004
  1. 基于EDA的用状态机实现序列检测器的设计

  2. 、实验目的:用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。 2、实验仪器:PC机,操作系统为Windows2000/xp, Quartus II 5.1 设计平台,GW48系列SOPE/EDA实验开发系统。 3、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续
  3. 所属分类:硬件开发

    • 发布日期:2012-06-02
    • 文件大小:36864
    • 提供者:mfs1184396251
  1. 串行密码信号检测器

  2. 串行密码信号检测器的相关文档 要做作业的同学可以参考
  3. 所属分类:IT管理

    • 发布日期:2012-06-28
    • 文件大小:247808
    • 提供者:bbs519200816
  1. FPGA轻松实现高速IO串口-Xilinx公司技术营销部制

  2. 介绍 I/O性能极限………………………………………………......................................................…………………….....1 针对I/O的数字设计解决方案………………………………………………………………………..……….………………….1 千兆位级串行技术介绍…………………………………………………………………………………………………………..1 数字电子通信的历史……………………………………………………………………………………
  3. 所属分类:硬件开发

    • 发布日期:2012-07-21
    • 文件大小:4194304
    • 提供者:wayne1025
  1. 序列信号检测器

  2. 序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的相同,则输出 1,否则输出 0。
  3. 所属分类:专业指导

    • 发布日期:2013-06-13
    • 文件大小:306176
    • 提供者:u011047241
  1. 电子测量中的图像边缘检测器系统设计要求

  2. 在嵌入式图形系统处理领域,图像处理的速度问题一直是一个很难突破的设计瓶颈。一般情况下,控制领域及数据处理领域几乎是单片机和数字信号处理器的天下,但是在数据处理量大,实时性要求更为苛刻的场合,传统的MCU根本无法适应实时大批量数据处理场合,而DSP虽然具备指令流水线和很高的处理速度,但是由于其本质仍然是依靠串行执行指令来完成相应的图像处理算法的,所以其处理速度依然很受限制。因而基于速度、系统集成和产品升级等角度考虑,采用现代电子设计的最新技术一一EDA技术,使用高速可编程逻辑器件CPLD/FPGA
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:88064
    • 提供者:weixin_38703295
« 12 3 4 »