点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 串行算法
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
DA算法串行实现FIR滤波器的verilog代码
本设计利用分布式DA算法,串行实现4抽头的FIR滤波器
所属分类:
其它
发布日期:2009-05-16
文件大小:1024
提供者:
wj262433556
串行算法的并行化处理
并行计算方面的研究历经多年的发展日渐成熟,但尚面临实用性、大众化的特殊困难。本文试图依据数据依赖关系.对广泛 使用的C语言的并行化做一个初步分析,并得出一个进程依赖图,为进一步深入研究奠定基础。
所属分类:
C
发布日期:2009-05-26
文件大小:76800
提供者:
weicheng981110
CRC串行和并行的算法及硬件实现详解
关于CRC校验码的详尽分析和描述,对串行和并行的原理进行了阐述,然后利用Quartus软件绘制出电路原理图,有设计的总结以及详细的仿真过程。
所属分类:
其它
发布日期:2010-01-18
文件大小:1048576
提供者:
zhuzhu2012
最短路径Dijkstra串行算法
C++实现的最短路径Dijkstra串行算法 包括了图的构造和生成,先生成一个有向图,再进行最短路径的查找
所属分类:
其它
发布日期:2010-04-17
文件大小:2097152
提供者:
ly3344lhl
基于FPS200的串行接口指纹采集系统
FPS200指纹图像传感芯片的结构特点及其工作原理,研制出基于MCU (Micro Control Unit)和 FPS200的串行接口小型指纹采集系统,并介绍了获取指纹后的处理算法。该系统具有接口方便、操作便捷、 节约能源、成本较低、安全性高等优点。对该系统采用不同的串行接口和不同的参数进行实验,并对图像进行 相应的处理。实验结果表明,该系统采集的指纹图像较清晰、失真较小。
所属分类:
嵌入式
发布日期:2010-06-08
文件大小:459776
提供者:
lijiajunyxl
图像的区域生长,Canny算子,并行区域分割,串行边界分割,图像分割等算法
图像的区域生长,Canny算子,并行区域分割,串行边界分割,图像分割等
所属分类:
其它
发布日期:2010-06-28
文件大小:3145728
提供者:
cjd218219
串行遗传算法c语言实现
串行 遗传 算法串行 遗传 算法串行 遗传 算法串行 遗传 算法串行 遗传 算法
所属分类:
其它
发布日期:2010-11-29
文件大小:89088
提供者:
developinglife
单源最短路径Dijkstra并行和串行算法程序
单源最短路径Dijkstra并行程序 单源最短路径Dijkstra串行程序
所属分类:
C/C++
发布日期:2011-06-20
文件大小:3145728
提供者:
wu2436428
采用串行干扰消除技术的多速率单小区CDMA系统性能
介绍串行干扰消除算法的基本原理,并介绍如何通过串行干扰消除算法消除通信系统的噪声
所属分类:
其它
发布日期:2012-11-12
文件大小:248832
提供者:
xionglianhai
串行程序并行化及其在桌面网格中的应用
本文对串行程序并行化部分算法的研究和改进具有一定的现实意义,对依赖关系分析和别名分析方法的研究以及部分程序并行化算法的改进具有一定参考价值。针对内存检测计算所面临的问题,给出了基于桌面网格的数据划分的解决方案,为其它类似的应用提供了借鉴。
所属分类:
其它
发布日期:2013-11-16
文件大小:2097152
提供者:
u012662088
jacobi串行和并行程序,论文资料
jacobi串行和并行程序,论文资料:Jacobi矩阵特征值的并行算法_刘艳红,基于MPI的并行计算实现Jacobi迭代_张维儒等
所属分类:
C
发布日期:2014-04-29
文件大小:197632
提供者:
wang_fan0840
串行算法并行化处理的数学模型与算法描述
串行算法并行化处理的数学模型与算法描述
所属分类:
专业指导
发布日期:2014-07-16
文件大小:1048576
提供者:
u011744320
Java 串行、并行算法 矩阵乘法
分别使用串行、并行方法计算矩阵乘法,对比两者的执行时间
所属分类:
Java
发布日期:2019-10-12
文件大小:7168
提供者:
qq331334517
并行串行超线程计算圆周率.py
使用python Multiprocessing模块进行并行、串行、超线程计算实验。计算实例为蒙特卡洛算法计算圆周率Pi。
所属分类:
算法与数据结构
发布日期:2020-06-30
文件大小:2048
提供者:
yx930422
基于高速串行BCD码除法的数字频率计的设计
绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。
所属分类:
其它
发布日期:2020-08-03
文件大小:80896
提供者:
weixin_38565628
基于竞争机制的LDPC码串行最小和算法
针对译码模块设计成本和功耗的问题,提出了一种LDPC码串行最小和算法。该算法是一种采用权重因子的基于变量节点更新的串行算法,它基于竞争机制来更新变量节点对校验节点消息集合中的最小值。与传统串行算法相比,在不损失性能的前提下,它大幅降低了译码所需的复杂度。另一方面,与并行最小和算法相比,新算法不仅大幅降低了所需存储量,而且性能也有一定的提升,复杂度只有略微增加
所属分类:
其它
发布日期:2020-10-16
文件大小:770048
提供者:
weixin_38645133
可测量脉冲宽度的微控制器串行端口
很多工业与仪表系统都需要测量脉冲输入的持续时间,如转速传感器、外部系统的门控与选通脉冲,以及PWM(脉冲宽度调制)输入的频率等。设计者是采用片上定时器和边沿驱动的中断。但是,如果这些元件不可用,可以用片上的串行同步接收器做这类测量。 可以根据需要的时序精度,设定串行接收器的波特率。接收器每8 bit后中断微控制器。可以在应用程序中插入脉冲宽度采集例程,用于读取ISR(中断服务例程)接收到的字节。它会统计和累加接收到的0和1字节,以测量出进入脉冲的持续时间(图1)。 算法测量a的是
所属分类:
其它
发布日期:2020-11-04
文件大小:81920
提供者:
weixin_38518376
通信与网络中的基于未知上位机串行通信波特率检测
随着计算机应用的日益普及,与计算机进行信息交互的终端也越来越多,其中串行通信是终端与计算机之间的主要通信方式。通常情况下,接收方必须知道发送方的发送速率,帧结构,并采用相同的速率及帧结构进行接收,才能保证接收到正确的信息。帧结构信息包括起始位、停止位、数据位的个数,及是否有校验位,若有,是以何种形式校验,这样才能在接收到正确信息的基础上进行校验,并把起始位、停止位、校验位剔除掉,将有用信息识别出来。在不知道发送速率的情况下,下位机无法采用传统的方法进行通信信号的正确接收和数据提取。很多情况下,终
所属分类:
其它
发布日期:2020-11-09
文件大小:118784
提供者:
weixin_38544781
EDA/PLD中的利用串行RapidIO实现FPGA协处理
为了支持“三重播放”应用,人们对高速通信和超快速计算的需求日益增大,这向系统开发师、算法开发师和硬件工程师等人员提出了新的挑战,要求他们将各种标准、组件和联网设备融合成一个整体。 同时,开发人员不但要跟上日益提高的性能需求,还得注意保持成本低廉有效利用基于串行RapidIO的FPGA作为DSP协处理器就能达到这些目的。 由于三重播放应用集合了话音、视频和数据应用,因此必须采用新算法来设定其开发和系统优化策略的参数其间,开发人员要解决以下问题:构造可调整可扩展的架构、支持分布式处理、采
所属分类:
其它
发布日期:2020-11-08
文件大小:260096
提供者:
weixin_38694343
单片机与DSP中的高速数字串行加法器及其应用
摘要:与传统加法器相比,数字串行加法器具有工作频率高、占用资源少、设计灵活等优点。介绍了数字串行加法器的原理,说明了该加法器在FPGA上的实现要点及其在匹配滤波器设计中的应用。 关键词:加法器 位并行 数字串行 FPGA 匹配滤波器 与传统DSP相比,定制DSP具有速度更高、设计灵活、易于更改等优点,常常应用于设计方案和关键算法的验证。 在DSP运算中,加法是最常用的。常见的加法器是位并行的(Bit-parallel),在一个时钟周期内完成加法运算。其速度较高,占用的资源较多。但
所属分类:
其它
发布日期:2020-12-10
文件大小:221184
提供者:
weixin_38732454
«
1
2
3
4
5
6
7
8
9
10
...
36
»