您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FIFO 乒乓操作 低速到高速

  2. 低速入高速出的FIFO乒乓操作,调试成功可以随意更改你所需要的FIFO 大小
  3. 所属分类:专业指导

    • 发布日期:2010-04-21
    • 文件大小:1048576
    • 提供者:TCLTU
  1. FPGA重要设计思想及工程应用之乒乓操作设计

  2. 乒乓操作是FPGA中一种重要的算法思想。本文详细讲解了乒乓操作的原理及实现方法。
  3. 所属分类:硬件开发

    • 发布日期:2011-05-07
    • 文件大小:521216
    • 提供者:lmyanlong
  1. FPGA 设计的四种常用思想与技巧

  2. FPGA 设计的四种常用思想与技巧包括:乒乓操作,流水线操作,串并转换技巧,数据接口同步方法
  3. 所属分类:硬件开发

    • 发布日期:2011-10-12
    • 文件大小:113664
    • 提供者:salvary
  1. 乒乓操作FIFO

  2. 乒乓操作FIFO,验证过的,用quartus II 写的!
  3. 所属分类:硬件开发

    • 发布日期:2012-08-04
    • 文件大小:1048576
    • 提供者:xiemengguilin
  1. FPGACPLD设计思想与技巧.doc

  2. 本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作中取得事半功倍的效果。
  3. 所属分类:硬件开发

    • 发布日期:2012-09-01
    • 文件大小:137216
    • 提供者:nizhenniu2012
  1. SRAM的乒乓操作

  2. 讲述了如何用SRAM配置为乒乓操作,以达到流水线操作的效果
  3. 所属分类:硬件开发

    • 发布日期:2012-12-04
    • 文件大小:2048
    • 提供者:qqq81344976
  1. FPGA重要设计思想及工程应用之乒乓操作及串并转换

  2. FPGA重要设计思想及工程应用之乒乓操作及串并转换设计
  3. 所属分类:硬件开发

    • 发布日期:2012-12-04
    • 文件大小:761856
    • 提供者:yanbober
  1. pru配合ARM实现乒乓操作

  2. am1808中pru配合ARM实现乒乓操作,pru操作用汇编语言实现
  3. 所属分类:其它

    • 发布日期:2014-09-22
    • 文件大小:22528
    • 提供者:doujiangkk
  1. 基于FPGA双RAM乒乓操作的数据存储系统的研究

  2. 基于FPGA双RAM乒乓操作的数据存储系统的研究
  3. 所属分类:其它

    • 发布日期:2014-12-03
    • 文件大小:241664
    • 提供者:xueshanyijiao1
  1. 乒乓操作verilog代码,核心

  2. 本人亲自验证,修改了一些小的bug,可以实现乒乓操作
  3. 所属分类:硬件开发

    • 发布日期:2015-05-25
    • 文件大小:45056
    • 提供者:rh291319261
  1. 双BUFF乒乓操作案例

  2. 乒乓操作的处理流程为:输入数据通过“输入数据选择单元"将数据等时分配到两个数据缓冲模块中,在第一个缓冲周期,将输入的数据流缓存到“数据缓冲模块1"中,在第二个缓冲周期,通过“输入数据单元”切换,将输入的数据缓存到“数据缓冲模块2’’,同时将“数据缓冲模块1”缓存的第一个周期数据通过“数据选择单元”的选择,送到“数据流运算处理模块’’进行处理,在第三个缓冲周期通过“输入数据选择单元"的再次切换,将输入的数据流缓存到“数据缓冲模块1”中,同时将“数据缓冲模块2”缓存的第二个周期的数据通过“输出 数
  3. 所属分类:硬件开发

    • 发布日期:2017-09-14
    • 文件大小:523264
    • 提供者:sinat_31278329
  1. fpga sram乒乓操作

  2. 本代码用两片片外SRAM实现了乒乓读写操作,并提供相应的激励文件,亲测有效,可以参考
  3. 所属分类:其它

    • 发布日期:2018-05-29
    • 文件大小:4096
    • 提供者:u013081844
  1. 乒乓操作,多buf缓冲的verilog代码实现

  2. 本代码主要是关于乒乓操作,多buf缓冲的verilog的代码实现,其中包括了跨时钟域的解决方法
  3. 所属分类:硬件开发

    • 发布日期:2018-07-21
    • 文件大小:3072
    • 提供者:kaituozheing
  1. FPGA乒乓操作及串并转换设计篇

  2. 本文讨论的四种常用 FPGA/CPLD设计思想与技巧: 乒乓操作、 串并转换、 流水线操作、 数据接口同步化, 都是 FPGA/CPLD 逻辑设计的内在规律的体现, 合理地采用这些设计思想能在FPGA/CPLD设计工作种取得事半功倍的效果。FPGA/CPLD的设计思想与技巧是一个非常大的话题, 由于篇幅所限, 本文仅介绍一些常用的设计思想与技巧, 包括乒乓球操作、 串并转换、 流水线操作和数据接口的同步方法。 希望本文能引起工程师们的注意, 如果能有意识地利用这些原则指导日后的设计工作, 将取
  3. 所属分类:硬件开发

    • 发布日期:2018-09-15
    • 文件大小:202752
    • 提供者:qq_38352854
  1. pingpong操作

  2. 目前项目中所用的乒乓操作算法,已经进行了验证,证明其是可以正常进行运行的。请放心下载。
  3. 所属分类:硬件开发

    • 发布日期:2018-09-26
    • 文件大小:2048
    • 提供者:qq_31204121
  1. fpga两片ram的乒乓操作

  2. 两片ram的乒乓操作,quartus 18.1的工程文件,包括testbench。
  3. 所属分类:硬件开发

    • 发布日期:2019-09-20
    • 文件大小:3145728
    • 提供者:changshengxiao
  1. 浅谈FPGA的乒乓操作-附件资源

  2. 浅谈FPGA的乒乓操作-附件资源
  3. 所属分类:互联网

  1. 浅谈FPGA的乒乓操作-附件资源

  2. 浅谈FPGA的乒乓操作-附件资源
  3. 所属分类:互联网

  1. 乒乓操作方法在增量式时栅信号处理电路设计中应用

  2. 在分析增量式时栅位移传感器原理及其信号生成方法的基础上,介绍了一种在数字信号处理电路中的数据流乒乓操作方法,并提出了一种基于该方法的增量式时栅信号处理电路方案。信号处理电路采用复杂可编程逻辑器件(CPLD)芯片设计。预处理电路将测头信号进行模数转换后,经过防丢步增步电路和防重复计数电路模块处理,保证了测量信号的可靠性;再经过乒乓操作电路模块,采用2路增量信号处理模块进行运算,保证了测量信号的流水线操作;最后通过接口电路输出测量结果。对信号处理电路进行了仿真实验,结果证明,该方法可满足增量式时栅传
  3. 所属分类:其它

    • 发布日期:2021-01-15
    • 文件大小:887808
    • 提供者:weixin_38720756
  1. 基于SRAM乒乓操作的数据采集系统的设计

  2. 为提高近红外焦平面阵列探测器采集数据过程中图像数据的完整性及数据的采集传输速度,选用具有特殊并行处理方式的FPGA作为核心控制模块,运用两片SRAM作为数据缓冲模块,通过输入数据选择模块和输出数据选择模块的相互配合,将经过缓冲的数据流没有时间停顿地送到运算处理单元。仿真及实验结果表明,双SRAM乒乓操作技巧的使用,极大地提高了数据的缓存速度,实现了数据的无缝处理与传输。
  3. 所属分类:其它

    • 发布日期:2021-03-27
    • 文件大小:947200
    • 提供者:weixin_38523728
« 12 3 4 5 6 7 »