您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于Xilinx FPGA的OFDM通信系统基带设计

  2. 《基于XILINX FPGA的OFDM通信系统基带设计》以无线局域网物理层标准IEEE 802.11a为实例,研究如何在FPGA上实现一个OFDM通信系统的基带收发机。《基于XILINX FPGA的OFDM通信系统基带设计》在系统地给出了收发机模块划分的基础上,对每个模块的算法和FPGA实现进行详细探讨,内容涵盖一个完整无线通信系统的绝大部分模块,包括扰码、编码、交织、OFDM调制/解调、帧同步、频偏校正、符号同步、采样时钟同步、信道均衡、viterbi解码等。
  3. 所属分类:硬件开发

    • 发布日期:2015-07-30
    • 文件大小:12582912
    • 提供者:mym_sky
  1. time interleaved adc

  2. 应用自适应滤波算法fxlms对多通道交织失配进行自适应校正,消除线性失配误差以及提高采样性能。
  3. 所属分类:电信

    • 发布日期:2018-01-22
    • 文件大小:177152
    • 提供者:michaelfone
  1. 时间交织ADC的量化与补偿

  2. 本文主要考虑了在时间交织和过采样多通道的环境下线性量化的影响,由于 每个信道的量化导致重构输出的有效信噪比,而且重构输出取决于量化步长,通 道间的时间偏移和过采样率,本文讨论了量化参数的合理选择和适当的补偿滤波 设计来使整体的信号量化噪声更高。
  3. 所属分类:嵌入式

    • 发布日期:2018-02-27
    • 文件大小:200704
    • 提供者:soleilll
  1. 一种带参考注入信号的TIADC时间失配校准算法

  2. 提出了一种带参考注入信号的校准算法,用于校准时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时间失配误差。该算法引入参考注入信号,参考注入信号通过采样保持电路(sample hold circuit,S/H)后,利用TIADC的各子通道时钟依次控制S/H,对其输出后的值进行运算获得时间误差,再将时间误差反馈回多相时钟产生器,利用可变延迟线实现时间失配的补偿。该算法运算简单,消耗的硬件资源低,对输入信号没有限制,可以扩展到
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:430080
    • 提供者:weixin_38703980
  1. 基于4通道时间交织的FPGA高速采样系统

  2. 时间交织采样是提高模数转换器采样率的一种有效途径。为了完成时间交织采样的通道失配误差方法评估,提出并设计了一套基于4通道时间交织的FPGA高速模数转换采样系统。系统由前端模拟电路、采样阵列、多相时钟电路模块、基于FPGA的数据缓冲与修正处理模块构成。系统采样输出数据通过上传到上位机进行显示与性能指标分析。测试结果表明,该TIADC系统通过对失配误差的数字后端补偿后能稳定工作在1 GS/s采样率。其采样有效位与平均信噪比分别达到7.03 bit与44.1 dB,可以应用于采样失配修正方法的验证与评
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:550912
    • 提供者:weixin_38547421
  1. 利用多通道ADC使系统性能达到更先进水平

  2. 本文将讨论两种多通道方法:信号平均--保证采样速率不变,增加分辨率;时间交织——保证分辨率不变,提高采样速率。采用这两种方法的产品已经诞生,例如ADI公司的AD10678(16 bit,80 MSPS ADC)和AD12500(12 bit,500 MSPS ADC)。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:271360
    • 提供者:weixin_38635684
  1. EDA/PLD中的两通道时间交织ΣΔ调制器研究及仿真

  2. 摘  要: 设计了一个二阶双通道时间交织ΣΔ调制器的系统结构并用SIMULINK对其进行系统仿真。阐明了此结构的设计理论依据及方法,同时从带宽和SNDR等方面与传统ΣΔ调制器进行了比较。   ΣΔ调制器采用过采样和噪声整形技术,已经广泛运用在模数转换器(ADC)中,它避免了元器件失配对ADC精度的限制,能够实现高精度的ADC。ΣΔADC以速度换取精度,由于过采样的特性,使得ΣΔADC只能用在低速、高精度数字信号处理如音频处理等应用中,速度成为其更广泛应用的瓶颈。   多通道时间交织技术采用多
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:241664
    • 提供者:weixin_38632006
  1. 通信与网络中的无线网卡系统硬件设计

  2. 整个系统由OMAP5912、TNET1100B、音频AD/DA、人机接口、PC机以及FLASH组成。其硬件连接如图1所示 ,图中,DSP是核心控制单元;音频AD用于采集模拟语音信号,转变成数字语音信号;音频DA将数字语音信 号转换成模拟语音信号。FLASH_1保存DSP所需要的程序,供DSP上电调用;FLASH 2保存TNETll00B所需要的 程序,供TNET1100B上电调用。DSP和PC机之间使用HPI口,使用PCI桥芯片,实现和PC机的连接。   PC机发送的数据包可以直接在PC上完成
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:124928
    • 提供者:weixin_38625599
  1. 具有背景失调校准的两路交错式7-b 2.4-GS / s 1-Then-2 b /周期SAR ADC

  2. 本文提出了一种在28nm CMOS中的2x时间交错的7-b 2.4-GS / s 1-then-2 b /周期SAR ADC。 提出的带有背景偏移校准的1-then-2 b /周期方案已提高了多位SAR体系结构的过程电压温度灵敏度。 通过预充电降低方案,消除了传统的大开关能量和费时的预充电操作,这同时实现了简单的控制逻辑,而无需Vcm电压。 此外,在芯片上实现了背景偏移校准,该校准不涉及任何额外的相位或校准输入信号。 它的操作很好地嵌入了1-then-2 b / cycle架构中,因此对ADC内
  3. 所属分类:其它

    • 发布日期:2021-03-15
    • 文件大小:331776
    • 提供者:weixin_38526225
  1. 具有内容自适应图像二次采样的立体声交织视频编码

  2. 立体交织视频编码是一种有效的立体视频编码方案,在该交织中,左视图帧和右视图帧均被二次采样为一半大小,并在通过传统2D视频编码器进行编码之前被多路复用为一个单个帧。 许多现有的立体声交织视频编码方法利用固定的子采样滤波器系数对每个帧进行子采样。 这种方法易于实现,但是忽略了帧信号的变化特性。 综合考虑二次采样和压缩的影响,提出了关于立体声交织视频编码的速率和失真分析。 立体声交织视频编码中的最终失真是由子采样(在子采样内插图像和原始全分辨率图像之间引起失真)和压缩期间的量化所引起的误差之和。 基于
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:633856
    • 提供者:weixin_38716872
  1. 通过采样位交织,对基于PAM4的数字移动前传中线性调频脉冲引起的失真具有很高的容忍度

  2. 直接调制激光器(DML)和电吸收调制激光器(EML)是未来短途网络中的关键发射机选项。 然而,它们两者都遭受频率线性调频的影响,频率线性调频会引起非线性失真,尤其是高阶调制信号。 在本文中,我们研究了它们在基于PAM4的数字移动前传中的应用,并提出了一种显着提高无线电信号保真度的方案。 我们首先对基于DML / EML的PAM4信号的BER分布进行详细研究,发现在两个系统中第二个比特的BER都比第一个比特的BER高得多。 因此,我们建议采用采样位交织来减少由采样位错误引起的无线电信号失真。 56
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:1048576
    • 提供者:weixin_38622475
  1. 基于互补调制的多通道连续型PTS-ADC系统

  2. 设计了基于时间波长交织技术的多通道连续型光子时间拉伸模数转换(PTS-ADC)系统。研究了互补型双马赫-曾德尔调制器(MZM)结构对多通道连续型PTS-ADC的性能影响。通过理论推导验证了互补型双MZM抑制PTS-ADC中二阶谐波产生的原理。设计了一种基于互补型双MZM的连续型PTS-ADC系统, 利用Optisystem软件对该系统进行仿真研究, 对频率为6 GHz的射频(RF)信号进行模数转换。仿真结果表明, 基于互补调制的多通道连续型PTS-ADC系统可以对RF信号实现降频处理及连续采样,
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:7340032
    • 提供者:weixin_38719643
  1.  IR-UWB数字相干接收机的硬件电路设计

  2. 在超宽带信号的接收中,相干接收比非相干接收拥有更高的分辨率,能充分发挥超宽带信号定位精度高等优点。相干接收机对UWB信号进行高速采样后再处理,采样的速度和精度是限制UWB相干接收机测距精度的主要因素。本文设计并实现了IR-UWB的数字相干接收机,接收机采用高速采样芯片ADC08D1000对脉冲超宽带(IR-UWB)信号进行双通道交织采样,然后使用FPGA对采样数据进行降速处理。测试结果证明,本文设计的接收机能准确捕获到脉宽为1 ns的UWB信号。
  3. 所属分类:其它

    • 发布日期:2021-01-30
    • 文件大小:1048576
    • 提供者:weixin_38522253
  1. 技术文章—交织型采样ADC基本原理解析

  2. 简介  在当今的许多细分市场,交织型模数转换器(ADC)在许多应用中都具有多项优势。在通信基础设施中,存在着一种推动因素,使ADC的采样速率不断提高,以便支持多频段、多载波无线电,除此之外满足DPD(数字预失真)等线性化技术中更宽的带宽要求。在军事和航空航天领域,采样速率更高的ADC可让多功能系统用于通信、电子监控和雷达等多种应用中——此处仅举数例。工业仪器仪表应用中始终需要采样速率更高的ADC,以便充分地测量速度更高的信号。  首先,一定要准确地了解交织型ADC是什么。要了解交织,了解一下实际
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:134144
    • 提供者:weixin_38714653
  1. 两通道时间交织ΣΔ调制器研究及仿真

  2. 摘  要: 设计了一个二阶双通道时间交织ΣΔ调制器的系统结构并用SIMULINK对其进行系统仿真。阐明了此结构的设计理论依据及方法,同时从带宽和SNDR等方面与传统ΣΔ调制器进行了比较。   ΣΔ调制器采用过采样和噪声整形技术,已经广泛运用在模数转换器(ADC)中,它避免了元器件失配对ADC精度的限制,能够实现高精度的ADC。ΣΔADC以速度换取精度,由于过采样的特性,使得ΣΔADC只能用在低速、高精度数字信号处理如音频处理等应用中,速度成为其更广泛应用的瓶颈。   多通道时间交织技术采用多
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:290816
    • 提供者:weixin_38618784
  1. 基于CORDIC算法的时域交织结构NCO设计

  2. 论文对比了基于ROM查找表法和CORDIC算法实现数控振荡器(NCO)的芯片面积和速度,基于改进CORDIC算法,提出了一种时域交织结构的NCO设计,该结构可以在相同系统工作频率的前提下,大幅度提高输出信号的采样率和带宽。在Xilinx的FPGA平台完成设计功能仿真,仿真结果表明:设计的NCO工作速度可达500 MHz,采样率可达4GHz,输出信号带宽可达2 GHz,输出频率分辨率可达0.95 kHz,输出信号频率50 MHz时,无杂散动态范围为88.11 dBc。设计还基于40nm CMOS工
  3. 所属分类:其它

    • 发布日期:2021-01-13
    • 文件大小:1048576
    • 提供者:weixin_38697979