您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 10/100M以太网IP核

  2. 10/100M以太网IP核 The Ethernet IP Core consists of five modules:  The MAC (Media Access Control) module, formed by transmit, receive, and control module  The MII (Media Independent Interface) Management module  The Host Interface The Ethernet IP Core
  3. 所属分类:Access

    • 发布日期:2010-07-22
    • 文件大小:17825792
    • 提供者:wf_car
  1. W7200数据文档

  2. iMCU W7200单片式以太网控制芯片,它集成了Cortex-M3,20KB SRAM和全硬件TCP / IP核心(W5200), 并且易于开发和提供高性能的通讯。另外,它亦具有了休眠模式(STM32和W5200),最大程度的降低了能源的消耗。 TCP / IP协议的核心是市场认可的带有集成以太网MAC和PHY的全硬件TCP / IP协议栈。硬件的TCP/IP协议栈支持TCP、UDP、IPv4、ICMP、ARP、IGMP和PPPoE,这些硬件的协议核已经得到多年的应用并证明是成熟的。
  3. 所属分类:嵌入式

    • 发布日期:2012-02-10
    • 文件大小:620544
    • 提供者:wiznet2012
  1. 以太网VERILOG程序

  2. 基于XILINX嵌入式硬核的VERILG EXAMPLE,包含TESTBENCH的MODELSIM仿真程序
  3. 所属分类:其它

    • 发布日期:2013-02-19
    • 文件大小:61440
    • 提供者:cclwlm1
  1. 以太网mac核verilog

  2. 以太网mac核的verilog代码,书写规范移动,带仿真文件,程序精简,易于根据自己情况改动!
  3. 所属分类:硬件开发

    • 发布日期:2013-11-24
    • 文件大小:10240
    • 提供者:u011582103
  1. 以太网10_100_1000三态mac核

  2. 以太网mac核的verilog代码,三态10m,100m,1000m,书写规范移动,带仿真文件,程序精简,易于根据自己情况改动!
  3. 所属分类:硬件开发

    • 发布日期:2013-11-24
    • 文件大小:3145728
    • 提供者:u011582103
  1. 基于FPGA的千兆以太网ip核源码,同时支持10/100M

  2. 基于FPGA的千兆以太网ip核源码,同时支持10/100M传输,功能比较完善,验证测试过
  3. 所属分类:硬件开发

    • 发布日期:2015-10-12
    • 文件大小:3145728
    • 提供者:u014587794
  1. ALTERA 官方三速以太网MAC IP核说明(英文)

  2. 免费分享
  3. 所属分类:硬件开发

    • 发布日期:2016-05-25
    • 文件大小:2097152
    • 提供者:qq_17242901
  1. 基于FPGA的千兆网通信模块代码

  2. 本程序是基于fpga的千兆以太网通信程序,包括arp握手协议和udp包的发送和接收程序,是一套完整的收发流程,没有使用MAC核,便于在不同的fpga上移植
  3. 所属分类:硬件开发

    • 发布日期:2016-10-20
    • 文件大小:17408
    • 提供者:liuhuancaokun
  1. AC620以太网设计与应用教程

  2. 采用fpga设计以太网udp传输的硬件核,包括顶层设计,以太网帧、ip帧、udp帧格式的完整讲述,包括wireshark如何抓取以太网帧,通过wireshark工具识别udp帧,ip帧,mac帧,arp帧,了解udp传输的具体实现方法,可以有效的帮助我们设计以太网的udp传输
  3. 所属分类:硬件开发

    • 发布日期:2017-09-05
    • 文件大小:4194304
    • 提供者:ycchao1020
  1. triple-speedethernet 软核实现

  2. Triple-Speed Ethernet(tse)FPGA软核MAC官方实例 http://blog.csdn.net/xgbing/article/details/8557144
  3. 所属分类:其它

    • 发布日期:2018-03-11
    • 文件大小:5242880
    • 提供者:juanji3798
  1. ug_32b_10G_ethernet_mac

  2. xilinx 10G以太网mac ip核资料,记载xilinx 10G mac 的使用方法
  3. 所属分类:其它

    • 发布日期:2018-08-30
    • 文件大小:1048576
    • 提供者:u011968777
  1. 兼容ARM指令集的处理器核Amber处理器介绍.zip

  2. Amber处理器内核是ARM兼容的32位RISC处理器。 Amber核心与ARM v2a指令集架构(ISA)完全兼容,因此受GNU工具集支持。 支持这个旧版本的ARM指令集,因为它仍然得到GNU工具链的完全支持,并且不受专利保护,因此可以在没有ARM许可的情况下实现。 Amber项目提供了一个完整的嵌入式系统,其中包含Amber内核和许多外设,包括UART,定时器和以太网MAC。
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:3145728
    • 提供者:weixin_39840650
  1. 一种基于AMBA协议的双通道以太网MAC的设计与实现_霍卫涛.pdf

  2. :千兆以太网接口已经成为高性能嵌入式处理器SoC 最重要的通信接口。在一款处理器SoC 的双通道以太网MAC 设计时,由于处理器采用AMBA 总线且管脚资源有限,直接复用已有IP 核存在总线协议不兼容、引脚数目太多等问题。 文章提出一种基于AMBA 协议的双通道以太网MAC 架构,通过设计RGMII 接口单元,实现双通道以太网MAC 接口 的引脚复用,有效地降低了芯片管脚数目,同时通过设计PLB2AHB 协议转换单元,实现通信数据AHB 总线与PLB 总 线之间协议转换及以太网DMA 功能。最
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:401408
    • 提供者:chen200130
  1. 基于千兆以太网的高速数据传输系统设计

  2. 绍了千兆以太网接口以及TCP/IP协议,提出了几种设计方案,讲述了一种使用FPGA和MAC软核建立千兆以太网的方法。实验证明,这种方法稳定性好、传输带宽高、额外成本低,适用于大多数高速数据传输系统,是一种成本低、性能优越、可靠性高的高速数据传输系统设计方案。
  3. 所属分类:其它

    • 发布日期:2020-07-28
    • 文件大小:89088
    • 提供者:weixin_38621630
  1. 基于 FPGA的嵌入式以太网与Matlab通信系统的设计

  2. 在系统硬件结构中,考虑到系统复杂度和成本因素,我们选用了Xilinx公司的Spatan3A系列的XC3S700A作为主控制芯片,该芯片为 Xilinx的Spartan系列的低端FPGA,采用了65nm技术,在集成度和性价比上都要优于先前Spartan系列的FPGA,系统外挂一块 Micron公司的32M×16bits的DDR2芯片MT47H32M16作为外扩SDRAM,以及一片Numonyx公司的16Mb的 SPIFlashM25P16作为数据存储器,而10/100Mb以太网我们采用单片PHY芯
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:525312
    • 提供者:weixin_38652870
  1. 新型即插即用星载计算机千兆以太网系统设计

  2. 针对我国现阶段星载计算机通用性较差和无法“即插即用”的问题,以及对数据传输速率的高要求,设计了新型即插即用星载计算机千兆以太网数据传输系统,重点研究了星载计算机的总体结构设计和千兆以太网的实现。该系统以国产BM3803为处理器,采用紧凑型外围组件互联cPCI总线为内总线与系统各功能模块互连,实现即插即用和通用化功能。千兆以太网平台采用MAC+PHY方式,MAC采用FPGA内嵌的IP核实现,PHY采用Marvell公司的88E1111芯片实现。对比国产星载计算机在以太网方面的现状,分析表明,该系统
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:506880
    • 提供者:weixin_38685173
  1. EDA/PLD中的基于Altera FPGA的千兆以太网实现方案

  2. 1 引言   在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的最前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的最佳平台。Altera公司结合其最新一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为核心的嵌入式开发系统。   在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC模块支持l0/100/1000 Mb/s。Altera的S
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:286720
    • 提供者:weixin_38627769
  1. 嵌入式系统/ARM技术中的基于ARM核的AT75C220及其在指纹识别系统中的应用

  2. 指纹识别技术近年来逐渐成熟,在门禁、安防和金融等方面得到了越来越广泛的应用。典型的指纹识别系统是以指纹传感器和DSP处理器为核心构成。指纹传感器采集指纹图像,DSP处理器实时实现指纹识别算法。同时,通常的指纹识别系统还具有较强的通信能力,除了具有RS485通信外,高档的指纹识别系统还要求具有以太网接口和Internet连接能力。Atmel公司新推出的智能互联网芯片AT75C220集成了ARM内核、DSP协处理器以及以太网MAC接口,用AT75C220和指纹传感器结合可构成高性能的指纹识别系统。
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:139264
    • 提供者:weixin_38698149
  1. 基于千兆以太网的CCD相机设计

  2. 基于目前国内科学级CCD相机普遍采用USB2.0,其传输速度较低,传输距离较短的现状,设计了一款基于千兆以太网接口的CCD相机。采用Altera公司的Cyclone II系列FPGA建立NIOS II软核做控制器,采用物理层(PHY)芯片加数据链路层(MAC)芯片的结构建立千兆以太网传输系统。实验中传输速率最高可达700 Mb/s,传输距离可达50 m,从而解决了现存CCD相机存在的两大问题。
  3. 所属分类:其它

    • 发布日期:2021-02-09
    • 文件大小:2097152
    • 提供者:weixin_38675815
  1. 基于Altera FPGA的千兆以太网实现方案

  2. 1 引言   在系统设备不断向小型化、集成化、网络化发展的今天,嵌入式开发成为新技术发展的前沿,改变着系统的整体结构。FPGA由于其自身特点,成为嵌入式开发的平台。Altera公司结合其一代高端器件推出了全新的嵌入式开发系统,能够实现软核niosII 32位处理器为的嵌入式开发系统。   在CvcloneII中,A1tera集成了完整的千兆以太网硬核,硬核包括MAC模块以及可选择的物理层PCS模块和PMA模块,其中MAC模块支持l0/100/1000 Mb/s。Altera的SOPCBuil
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:401408
    • 提供者:weixin_38617846
« 12 »