点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 任意分频电路
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
任意分频电路的实现(经典)
本资源详细描述了任意数分频电路的实现电路,非常经典
所属分类:
专业指导
发布日期:2009-06-24
文件大小:90112
提供者:
ufopjw
数字逻辑课设可闹时报时电子钟
1.能进行正常的时、分、秒计时功能。 1) 用M6M5进行24进制小时的显示; 2) 用M4M3进行60进制分的显示; 3) 用M2M1进行60进制秒的显示。 2.利用按键实现“校时”、“校分”和“秒清单”功能。 1) 按下SA键时,计时器迅速递增,按24小时循环,并且计满23时回到00。 2) 按下SB键时,计时器迅速递增,按60小时循环,并且计满59时回到00,但不向时进位。 3) 按下SC,秒清零。 要求按下“SA”或“SB”均不会产生数字跳变(“SA”、“SB”按键是有抖动的,必须对“
所属分类:
C
发布日期:2010-01-12
文件大小:625664
提供者:
zzzz4579
基于FPGA 的等占空比任意整数分频器的设计
给出了一种基于FPGA 的等占空比任意整数分频电路的设计方法。首先简要介绍了FPGA 器件的特点和应用 范围, 接着讨论了一些常见整数分频的方法, 而本文运用一种新的可控分频器设计方法——脉冲周期剔除法, 主要是对半 周期进行计数, 配合时钟反相电路, 可以实现占空比50% 的任意整数分频, 分频系数由控制端给定。
所属分类:
硬件开发
发布日期:2010-05-18
文件大小:168960
提供者:
lwjee
WCDMA终端射频电路设计
当M~ni一个世纪前展示无线电报时就预示了工业的重大转折点产生。百多年来, 无线传输技术允许人们可以不使用任何物理连接进行通信。半导体技术的进步让许多在 世界各地的公众同时通话成为了现实。现在,移动用户的数量急剧增加,数据通信和多 媒体业务也随之增加。于是,下一代无线移动通信系统对新技术的需求更加迫切,实现 无所不在的、高质量的、高数据传输速度的、高移动速率的、低功耗的无线移动多媒体 传输成了目标。 从20世纪70年代起,移动通信技术发生了重大变化,移动通信技术发展到以蜂窝 车载电话为标志的公
所属分类:
网络基础
发布日期:2010-10-26
文件大小:4194304
提供者:
shengchaoyun
基于FPGA的任意小数分频器的设计
说明了如何设计一个比较好的小数分频器,包括电路的实现,即部分代码
所属分类:
硬件开发
发布日期:2011-03-28
文件大小:271360
提供者:
xujunfeng1116
数控分频器
本功能通过调用锁相环,可以实现任意分频系数的分频电路,操作简单使用。
所属分类:
硬件开发
发布日期:2012-04-24
文件大小:2097152
提供者:
zhou704849623
实现3分频verilog程序
本程序用verilog实现3分频电路,只需要修改其中分频数值,就可以实现任意奇数分频电路
所属分类:
硬件开发
发布日期:2012-07-16
文件大小:2048
提供者:
cc307202027
半整数分频器设计
采用可编程逻辑器件实现分频系数为2.5的分频器,可采用以下方法:设计一个模3的计数器,再设计一个扣除脉冲电路,加在模3计数器输出之后,每来两个脉冲就扣除一个脉冲(实际上是使被扣除的脉冲变成很窄的脉冲,可由异或门实现),就可以得到分频系数为2.5的小数分频器。采用类似方法,可以设计分频系数为任意半整数的分频器。
所属分类:
其它
发布日期:2012-12-18
文件大小:1029120
提供者:
cjyeah
任意偶数分频电路
VHDL实现任意偶数分频电路,直接在Ise里运行就行
所属分类:
硬件开发
发布日期:2013-05-31
文件大小:597
提供者:
liuying1987911
任意奇数分频电路
vhdl语言实现任意奇数分频电路,可在ise里直接运行
所属分类:
硬件开发
发布日期:2013-05-31
文件大小:1010
提供者:
liuying1987911
任意奇数分频电路(verilog 实现)
给出了一种奇数分频电路设计方法,采用verilog HDL描述。修改代码中参数可以进行任意奇数分频,包含了设计文档和源代码。
所属分类:
硬件开发
发布日期:2013-06-01
文件大小:96256
提供者:
niuniuxiaodun
任意分频器
通过设计任意分频器,学习较复杂的数字系统的设计方法。通过设计任意分频器,掌握电路中人工生成分频时钟设计方法.分频器工作时分析分频出来的信号,掌握时钟信号的使用注意事项。完成任意分频器功能,通过端口输入分频系数,按照分频系数的值作信号分频,可以实现奇数分频和偶数分频两种分频方法
所属分类:
硬件开发
发布日期:2018-03-01
文件大小:388096
提供者:
qiaoningning
数字电路讲义-第六章.pps
本资源是时序电路的分析与设计(本分享可谓是时序电路的精髓),前提需要对触发器和组合电路掌握的非常好 1)时序电路的分析(包括同步与异步) 2)时序电路的设计(包括同步与异步) 3)寄存器; 4)计数器(重点):任意进制计数器(同步,异步),分频,计数; 5)移位寄存器:移位,延时,序列发生器,序列检测,分频
所属分类:
讲义
发布日期:2019-07-14
文件大小:11534336
提供者:
weixin_44566643
本科3例电路电子线路实验报告.zip
本科数字电路实操部分实验报告,详细,有答案。 门电路的逻辑功能1.掌握门电路逻辑功能的测试方法;2.熟悉脉冲示波器的使用方法;3.了解TTL器件的使用特点。 CMOS组合电路的应用1.掌握常用CMOS组合电路中规模器件的功能和典型应用。2.锻炼组织实验的能力。 集成计数器1.熟悉集成计数器的逻辑功能和各控制端的作用,弄清同步清除(置位)和异步清除(置位)的区别;2.熟悉集成计数器的级联扩展;3.掌握用集成计数器实现任意模(即任意进制)计数和分频的方法。
所属分类:
互联网
发布日期:2020-08-04
文件大小:2097152
提供者:
weixin_38747087
【从零开始走进FPGA】教你什么才是真正的任意分频
没有一本教科书会讲到精准,浅显易懂的高精度任意分频原理(至少Bingo没看到过),同时也没有一种设计能用同一个电路实现任意频率的控制。Bingo对于当年做的任意波形发生器时候的相位累加器原理,从中受到启发,总结出高精度任意频率合成的重要思维,在此贡献给大家,希望对大家有用。
所属分类:
其它
发布日期:2020-08-12
文件大小:159744
提供者:
weixin_38738528
电源技术中的简单组合时序电路设计
要求: 完成占空比(高电平占一个时钟周期的比例)为0.25的8分频电路模块的Verilog设计,并且设计一个仿真测试用的Verilog程序,从时序上验证分频电路模块的正确性。 整数分频器的设计原理 1.1 偶数倍分频 偶数分频器的实现非常简单,通过计数器计数就完全可以实现。如进行N倍偶数分频,就可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,以使下一个时钟从零开始计数。以此循环,就可以实现任意的偶数分频。 1
所属分类:
其它
发布日期:2020-10-15
文件大小:91136
提供者:
weixin_38636655
EDA/PLD中的基于FPGA的脉冲分频技术研究
摘要:为了对运动控制系统中的脉冲进行精确控制以减少累计误差,需要对脉冲进行分、倍频和合成处理。介绍了通用的各种形式分频器的实现方法,给出了在Altera公司的Cyclone II系列EP2C8Q208C8型号FPGA芯片上实现的电路原理图和测试结果,验证了设计的正确性和可行性。由于设计采用了参数化的方法,因此具有广泛的应用价值。 1 概述 运动控制系统中经常需要各轴同步联动,采用电子齿轮技术能很好的解决精确控制问题和消除误差,因此具有广泛的应用前景。电子齿轮控制技术:简单的说就是把运
所属分类:
其它
发布日期:2020-11-03
文件大小:60416
提供者:
weixin_38616505
根据输入参数的任意分频电路
verilog实现任意时钟的分频,根据输入的信号判断需要的时钟分频数,然后输出需要的分频时钟
所属分类:
电信
发布日期:2020-11-12
文件大小:3072
提供者:
qq_42051349
基于FPGA的脉冲分频技术研究
摘要:为了对运动控制系统中的脉冲进行控制以减少累计误差,需要对脉冲进行分、倍频和合成处理。介绍了通用的各种形式分频器的实现方法,给出了在Altera公司的Cyclone II系列EP2C8Q208C8型号FPGA芯片上实现的电路原理图和测试结果,验证了设计的正确性和可行性。由于设计采用了参数化的方法,因此具有广泛的应用价值。 1 概述 运动控制系统中经常需要各轴同步联动,采用电子齿轮技术能很好的解决控制问题和消除误差,因此具有广泛的应用前景。电子齿轮控制技术:简单的说就是把运动控制系
所属分类:
其它
发布日期:2021-01-19
文件大小:59392
提供者:
weixin_38637805
简单组合时序电路设计
要求: 完成占空比(高电平占一个时钟周期的比例)为0.25的8分频电路模块的Verilog设计,并且设计一个仿真测试用的Verilog程序,从时序上验证分频电路模块的正确性。 整数分频器的设计原理 1.1 偶数倍分频 偶数分频器的实现非常简单,通过计数器计数就完全可以实现。如进行N倍偶数分频,就可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,以使下一个时钟从零开始计数。以此循环,就可以实现任意的偶数分频。 1
所属分类:
其它
发布日期:2021-01-12
文件大小:82944
提供者:
weixin_38737980
«
1
2
3
4
»