您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Intel 至强phi培训

  2. 本文档是针对Intel众核一个开发培训课程,比较适合入门
  3. 所属分类:其它

    • 发布日期:2014-08-27
    • 文件大小:5242880
    • 提供者:brad2001
  1. BFS算法与众核处理器的适应性研究

  2. 广度优先搜索算法;众核处理器;体系结构;分析模型;协同研究
  3. 所属分类:硬件开发

    • 发布日期:2015-06-16
    • 文件大小:2097152
    • 提供者:chichichishi
  1. 从多核到众核

  2. 处理器从多核到众核的详细叙述文章 其实“多核”这个词已经流行很多年了,世界上第一款商用的非嵌入式多 核处理器是2002年IBM推出的POWER4。当然,多核这个词汇的流行主 要归功与AMD和Intel的广告,Intel与AMD的真假四核之争,以及如今的 电脑芯片市场上全是多核处理器的事实。接下来,学术界的研究人员开 始讨论未来成百上千核的处理器了。有一个与多核匹配的词叫片上网络 (Networks on Chip),讲的是多核里的网络式互连结构,甚至有人预 测未来将互连网集成到片上这种概念了。
  3. 所属分类:硬件开发

    • 发布日期:2018-08-31
    • 文件大小:989184
    • 提供者:dingkelll
  1. RISC 指令集众核处理器功能验证与实现(一)

  2. 众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为当今IC 设计验证领域的研究热点之一,也是众核处理器芯片能否成功流片的关键因素之一。目前工业界采用基于仿真的验证作为主要的验证方式,本文重点介绍了以覆盖率为导向的RISC 众核处理器的功能验证环境的整体设计,提出了“被动式”的验证思想,并采用“软硬件协同验证”的策略
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:195584
    • 提供者:weixin_38717156
  1. RISC 指令集众核处理器功能验证与实现(二)

  2. 本节主要讲述Godson-T 众核处理器的验证策略和实现.对于该款众核处理器的验证工作,采用让处理器核主动地执行程序验证平台被动地调试适应处理器核的“被动式”思想,通过让小核与模拟器协同一起执行同样的测试程序的“软硬件协同验证”策略,最终达到所有测试程序的每条指令都比对通过的验证结果.
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:365568
    • 提供者:weixin_38499706
  1. 众核多计算模式系统的构建

  2. 采用空位标记的方法对计算模式进行构建与切换,结合数据缓冲机制和计算任务加载方式,设计了众核多计算模式处理系统,实现了众核处理机多模式计算的功能。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:229376
    • 提供者:weixin_38742951
  1. 众核片上资源动态划分与管理研究

  2. 为了提高芯片的可扩展性多采用基于NoC的分簇管理方案,现有的基于应用的动态实时分簇管理方案已有较深入的研究,然而关于固定分簇方案的研究较为缺乏,包括在该方案下的核级容错策略。在此背景下设计了一种基于固定分簇方案的核级容错策略,提出了片上区域重划分算法,并完成了芯片的MATLAB建模及实现。进行了故障注入实验,将区域重划分算法与随机分簇算法就分簇后的片上平均曼哈顿距离进行比较,得到了比较好的结果,加入侧边冗余核之后,将区域重划分算法与工程常用的行列替换策略进行比较,结果也表明该算法优于行列替换策略
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:293888
    • 提供者:weixin_38659622
  1. 通信与网络中的RISC 指令集众核处理器功能验证与实现(二)

  2. 3 众核处理器验证策略及实现..   本节主要讲述Godson-T 众核处理器的验证策略和实现.对于该款众核处理器的验证工作,采用让处理器核主动地执行程序验证平台被动地调试适应处理器核的“被动式”思想,通过让小核与模拟器协同一起执行同样的测试程序的“软硬件协同验证”策略,最终达到所有测试程序的每条指令都比对通过的验证结果.   3.1 普通指令的验证策略..   该款众核处理器的处理器小核采用顺序双发射方案设计,指令为乱序执行但顺序提交,在验证工程中,大部分执行后直接进行提交的指令都是可以
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:293888
    • 提供者:weixin_38546846
  1. 通信与网络中的RISC 指令集众核处理器功能验证与实现(一)

  2. 摘要:众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为当今IC 设计验证领域的研究热点之一,也是众核处理器芯片能否成功流片的关键因素之一。目前工业界采用基于仿真的验证作为主要的验证方式,本文重点介绍了以覆盖率为导向的RISC 众核处理器的功能验证环境的整体设计,提出了“被动式”的验证思想,并采用“软硬件协同验证”的策略,最终达到每条指令都比对通过的验证目标,辅以后期阶段所引入的时序验证策略和功耗评估策略,完整地提出了一套芯片验证平台搭建和验证功能实现
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:171008
    • 提供者:weixin_38628647
  1. 众核多计算模式系统的构建

  2. 摘要:复杂应用领域中的一些具体计算任务不仅需要计算平台具备高效的计算能力,而且也应具有与计算任务特点相匹配的计算模式。依据NVIDIA Kepler GK110架构中Hyper-Q特性与CUDA流的关系,提出单任务并行、多任务并行与多任务流式计算三种计算模式。采用空位标记的方法对计算模式进行构建与切换,结合数据缓冲机制和计算任务加载方式,设计了众核多计算模式处理系统,实现了众核处理机多模式计算的功能。   0 引言   在航空航天、医疗服务、地质勘探等复杂应用领域,需要处理的数据量急剧增大,
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:220160
    • 提供者:weixin_38632624
  1. 基于Tilera众核平台的流媒体流量发生系统的设计

  2. 设计了一种基于Tilera众核平台高强度的流媒体流量发生系统架构,其主要包括:系统界面管理模块、服务承载模块和流媒体流量发生模块。系统以流媒体用户行为模型为基础,针对Tilera众核平台进行合理的任务并行的划分,进而完成系统整体框架的并行化设计。经实际测试验证,该系统模拟产生的流媒体流量在不同情景下具有网络吞吐率高、并发用户数多、流媒体流量更为真实的优点,可以对科研人员的网络设备性能测试、网络协议评估等提供更好的支持。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:479232
    • 提供者:weixin_38608189
  1. 一种用于实时图像处理的众核结构设计

  2. 基于数据流模型和硬件可重构技术,提出了一种面向图像处理应用的可重构的多模式众核处理器结构。处理 器采用了可扩展的层次化阵列结构,分布式共享存储和带硬件握手的近邻互连,可以分区并发实现多种并行模式, 并克服了传统处理器实现数据流计算的低效性。从结构设计之初,基于VC++开发了集成仿真平台用于对结构性能 和指令性能的仿真验证,并在FPGA 上实现了包含64 个PEs 的所提结构。仿真结果表明所提结构实现了超过GPU 的性能以及接近ASIC 的数据吞吐量。
  3. 所属分类:其它

    • 发布日期:2021-03-24
    • 文件大小:470016
    • 提供者:weixin_38735119
  1. 三维众核片上处理器存储架构研究

  2. 三维众核片上处理器的研究近年来逐渐引起了学术界的广泛关注.三维集成电路技术可以支持将不同工艺的存储器层集成到一颗芯片上,三维众核片上处理器可以集成更大的片上缓存以及主存储器.研究三维众核片上处理器存储架构,探索了集成SRAM L2cache层,DRAM主存储器层等,对三维众核片上处理器性能的影响.从仿真结果可知,相比集成1层L2cache,集成2层L2cache的三维众核片上处理器性能最大提高了55%,平均提高34%.将DRAM主存储器集成到片上最大可以提高三维众核片上处理器80%的系统性能,平
  3. 所属分类:其它

    • 发布日期:2021-03-17
    • 文件大小:427008
    • 提供者:weixin_38718413
  1. 众核处理器访存链路接口的FPGA验证

  2. 众核处理器访存链路接口的FPGA验证
  3. 所属分类:其它

    • 发布日期:2021-03-09
    • 文件大小:766976
    • 提供者:weixin_38628926
  1. 一种针对片上众核结构共享末级缓存的改进的LFU替换算法

  2. 一种针对片上众核结构共享末级缓存的改进的LFU替换算法
  3. 所属分类:其它

    • 发布日期:2021-02-23
    • 文件大小:1011712
    • 提供者:weixin_38637983
  1. 稀疏矩阵向量乘法在申威众核架构上的性能优化-2020-6.pdf

  2. 稀疏矩阵向量乘法在申威众核架构上的性能优化-2020-6
  3. 所属分类:平台管理

    • 发布日期:2021-01-26
    • 文件大小:5242880
    • 提供者:sinat_29046147
  1. 众核多计算模式系统的构建

  2. 摘要:复杂应用领域中的一些具体计算任务不仅需要计算平台具备高效的计算能力,而且也应具有与计算任务特点相匹配的计算模式。依据NVIDIA Kepler GK110架构中Hyper-Q特性与CUDA流的关系,提出单任务并行、多任务并行与多任务流式计算三种计算模式。采用空位标记的方法对计算模式进行构建与切换,结合数据缓冲机制和计算任务加载方式,设计了众核多计算模式处理系统,实现了众核处理机多模式计算的功能。   0 引言   在航空航天、医疗服务、地质勘探等复杂应用领域,需要处理的数据量急剧增大,
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:217088
    • 提供者:weixin_38685538
  1. 面向异构众核超级计算机的大规模稀疏计算性能优化研究

  2. 随着超级计算机技术的发展,大数据应用中大规模稀疏问题的求解成为可能,而稀疏问题的不规则计算和访存特性又给应用实现和性能优化带来了挑战。异构众核是超级计算机系统中的常见架构,其设计向应用开发者提出了高要求,如何发挥其强大的计算能力成为一个难题。分析了稀疏计算的性能优化挑战,介绍了基于典型异构众核计算机系统的3种大规模稀疏处理类应用设计和性能优化案例,以期为在新一代异构众核系统上开展大规模稀疏计算问题求解提供借鉴。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:2097152
    • 提供者:weixin_38516956
  1. RISC 指令集众核处理器功能验证与实现(二)

  2. 3 众核处理器验证策略及实现..   本节主要讲述Godson-T 众核处理器的验证策略和实现.对于该款众核处理器的验证工作,采用让处理器核主动地执行程序验证平台被动地调试适应处理器核的“被动式”思想,通过让小核与模拟器协同一起执行同样的测试程序的“软硬件协同验证”策略,终达到所有测试程序的每条指令都比对通过的验证结果.   3.1 普通指令的验证策略..   该款众核处理器的处理器小核采用顺序双发射方案设计,指令为乱序执行但顺序提交,在验证工程中,大部分执行后直接进行提交的指令都是可以采
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:366592
    • 提供者:weixin_38705558
  1. RISC 指令集众核处理器功能验证与实现(一)

  2. 摘要:众核技术已成为当前处理器体系结构发展的必然趋势,如何对众核处理器设计进行有效而充分的验证,成为当今IC 设计验证领域的研究热点之一,也是众核处理器芯片能否成功流片的关键因素之一。目前工业界采用基于仿真的验证作为主要的验证方式,本文重点介绍了以覆盖率为导向的RISC 众核处理器的功能验证环境的整体设计,提出了“被动式”的验证思想,并采用“软硬件协同验证”的策略,终达到每条指令都比对通过的验证目标,辅以后期阶段所引入的时序验证策略和功耗评估策略,完整地提出了一套芯片验证平台搭建和验证功能实现的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:196608
    • 提供者:weixin_38656103
« 12 3 4 5 »