您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的SOPC技术

  2. SOPC(System On Programmable Chip)即可编程的片上系统,或者说是基于大规模FPGA的单片系统。SOPC的设计技术是现代计算机辅助设计技术、EDA技术和大规模集成电路技术高度发展的产物。SOPC技术的目标就是试图将尽可能大而完整的电子系统,包括嵌入式处理器系统、接口系统、硬件协处理器或加速系统、DSP系统、数字通信系统、存储电路以及普通数字系统等,在单一FPGA中实现,使得所设计的电路系统在其规模、可靠性、体积、功耗、功能、性能指标、上市周期、开发成本、产品维护及其
  3. 所属分类:硬件开发

    • 发布日期:2010-05-30
    • 文件大小:3145728
    • 提供者:mavellous1986
  1. 高级FPGA设计结构、实现和优化

  2. 本书主要讲解了fpga设计、方法和实现。这本书略去了不太必要的理论、推测未来的技术、过时工艺的细节,用简明、扼要的方式描述fpga中的关键技术。主要内容包括:设计速度高、体积小、功耗低的体系结构方法,时钟区域,实现数学函数,浮点单元,复位电路,仿真,综合优化,布图,静态时序分析等
  3. 所属分类:硬件开发

    • 发布日期:2013-03-22
    • 文件大小:40894464
    • 提供者:xiaolin412
  1. 高级FPGA设计 结构、实现和优化

  2. 本书主要讲解了fpga设计、方法和实现。这本书略去了不太必要的理论、推测未来的技术、过时工艺的细节,用简明、扼要的方式描述fpga中的关键技术。主要内容包括:设计速度高、体积小、功耗低的体系结构方法,时钟区域,实现数学函数,浮点单元,复位电路,仿真,综合优化,布图,静态时序分析等。.   本书把多年推广到诸多公司和工程师团队的经验以及由白皮书和应用要点汇集的许多知识进行浓缩,可以帮助读者成为高级的fpga设计者。..   本书以fpga设计为主题,覆盖了实践过程中最可能遇到的深层次问题,并提供
  3. 所属分类:硬件开发

    • 发布日期:2013-05-21
    • 文件大小:40894464
    • 提供者:letreetreele
  1. Radix-8复数除法器的设计与实现

  2. :设计了一种高性能、低功耗的Radix-8时序复数除法器.该复数除法器采用了逐位递归算法 和操作数预变换技术,并在传统结构的基础上,选用冗余形式保留预校正变量,节省了超长进位加 法器的使用,缩短了关键路径的延时.设计还通过实部和虚部商位的合并以及基于6输入查找表结 构的硬件优化,提高了乘加逻辑单元的资源利用率.Stratix-II型现场可编程逻辑器件仿真验证表 明,与使用超长进位加法器的传统结构相比,所设计的复数除法器的速度提高了44%,硬件资源减 少了31%.
  3. 所属分类:专业指导

    • 发布日期:2013-11-14
    • 文件大小:476160
    • 提供者:wb2009_happy
  1. 基于FPGA的嵌入式图像处理系统设计(中文版PDF)

  2. 《基于fpga的嵌入式图像处理系统设计》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于f
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:55574528
    • 提供者:johnllon
  1. FPGA内全数字延时锁相环的设计

  2. 现场可编程门阵YSJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实
  3. 所属分类:硬件开发

    • 发布日期:2018-01-10
    • 文件大小:2097152
    • 提供者:drjiachen
  1. 高级FPGA设计结构、实现和优化

  2. 本书主要讲解了FPGA设计、方法和实现。这本书略去了不太必要的理论、推测未来的技术、过时的工艺细节,用简明扼要的方式描述FPGA中的关键技术。主要内容包括:设计速度高、体积小、功耗低的体系结构方法等
  3. 所属分类:硬件开发

    • 发布日期:2019-02-26
    • 文件大小:40894464
    • 提供者:qq_41987362
  1. DSP+FPGA平台功耗管理的研究与实现.pdf

  2. 随着电子技术的发展,人们对于电子产品的性能以及可靠性需求也日渐增 长,其中电子产品的寿命问题,也被越来越多的人所关注。然而电子产品的寿 命与集成电路的温度密切相关,温度升高,寿命相对降低。降低集成电路的功 耗可以有效的控制系统的温度,从而延长电子产品的寿命。因此,功耗成为集 成电路设计中一个十分关键的问题,而低功耗设计已逐渐成为集成电路设计中 重要的研究方向。 本文主要对原有的 DSP+FPGA 平台进行功耗的分析,综合平台本身工作特 点以及现有的功耗优化手段,本文重点采用系统级的
  3. 所属分类:专业指导

    • 发布日期:2020-01-27
    • 文件大小:3145728
    • 提供者:drjiachen
  1. FPGA自学笔记——设计与验证VIP版.pdf

  2. 开始有计划写这本书的时候, Altera 还叫 Altera, 还没有加入 Intel 的大家庭, Xilinx 的 ZYNQ 也才刚刚开始有人探索, Altera 大学计划第一次将亚洲创新大赛由传统的 SOPC 大赛 换成了 SOC 大赛,软核变硬核,性能翻几番。 那个时候,能出一本认认真真讲 FPGA 设计的 书, 会得到非常高的评价。 而我,则由于工作变动, 中间拖沓了半年,当半年后再来准备动 笔时,才恍然领悟到, Altera 即将成为 Intel 的可编程事业部, 基于嵌入式硬核的 S
  3. 所属分类:硬件开发

    • 发布日期:2019-09-03
    • 文件大小:16777216
    • 提供者:qq_30307853
  1. 一种低功耗FPGA技术的设计和实现

  2. 一、前言   现在,有许多单片机应用领域,都是用电池供电,节能成为设计工程师普遍关心的问题。希望大家就这方面展开讨论。以下提供一些讨论的方向:   1、如何降低系统功耗?(软件?硬件?)   2、各位在这方面有何经验教训?(可以拿出来与大家分享)   3、各种芯片的功耗比较?   4、SLEEP模式应用的注意事项?   5、一些新型的节能器件的介绍?   6、其它与低功耗设计相关的话题?……   FPGA在各种电路设计中广泛应用,如何对FPGA系统进行低功耗优化成为一个重要的现实问题。从最早的F
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:168960
    • 提供者:weixin_38697471
  1. 优化FPGA的功耗:ISE设计工具

  2. Xilinx(赛灵思)是全球领先的可编程逻辑完整解决方案的供应商。Xilinx研发、制造并销售范围广泛的高级集成电路、软件设计工具以及作为预定义系统级功能的IP(Intellectual Property)核。客户使用Xilinx及其合作伙伴的自动化软件工具和IP核对器件进行编程,从而完成特定的逻辑操作。Xilinx公司成立于 1984年,Xilinx首创了现场可编程逻辑阵列(FPGA)这一创新性的技术,并于1985年首次推出商业化产品。目前Xilinx满足了全世界对FPGA产品一半以上的需求。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:208896
    • 提供者:weixin_38697328
  1. 使用 ISE 设计工具优化 FPGA 的功耗

  2. 自从 Xilinx 推出 FPGA 二十多年来,研发工作大大提高了 FPGA 的速度和面积效率,缩小了 FPGA 与 ASIC 之间的差距,使 FPGA 成为实现数字电路的优选平台。今天,功耗日益成为 FPGA 供应商及其客户关注的问题。降低 FPGA 功耗是缩减封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。Xilinx 在提供低功耗 FPGA 解决方案方面一马当先。本文说明如何应用计算机辅助设计 (CAD) 技术,如 Xilinx? ISE? 9.2i 软件中采纳的技
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:116736
    • 提供者:weixin_38514872
  1. 优化FPGA功耗的设计技术

  2. 无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性能、密度和成本之后。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:181248
    • 提供者:weixin_38738511
  1. EDA/PLD中的优化FPGA功耗的设计技术

  2. 无论从微观到宏观、从延长电池寿命到减少全球变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的最新调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性能、密度和成本之后。   在功耗方面,FPGA带来了独特的挑战。系统设计人员只要能够透彻充分的了解这些挑战,以及应对挑战所需的新技术、新方法和新工具,就能够发挥基于FPGA的便携式系统的部署优势。随着业界越来越多地采用FPGA,为更广泛的应用产品提供灵活性并加快其上市速度,这点便显得愈加重要。
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:191488
    • 提供者:weixin_38640443
  1. EDA/PLD中的使用ISE设计工具优化FPGA的功耗

  2. 从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。  降低FPGA功耗是降低封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。  Xilinx在提供低功耗FPGA解决方案方面较有经验。本文说明如何应用计算机辅助设计(CAD)技术,如Xilinx ISE(集成软件环境)9.2i版本软件使功能有效降低。  CMOS电路
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:106496
    • 提供者:weixin_38717359
  1. 嵌入式系统/ARM技术中的Actel全新ProASIC3L系列FPGA大幅降低功耗

  2. Actel公司为了进一步扩展其低功耗可编程解决方案组合,于1月7日为设计者引入高性能低功耗ProASIC3L系列的FPGA。与上一代ProASIC3 FPGA相比动态功耗降低了40%,静态功耗降低了91%,新款基于Flash的系列以降动态降低功耗与高达350 MHz的运算相结合。因此,如工业、医疗和科学等高性能市场设计者如今可以获取灵活的特性丰富的解决方案,从而可以提供高速,低功耗和低成本。   ProASIC3L系列还支持基于FPGA优化的32-bit ARM Cortex-M1处理器的自
  3. 所属分类:其它

    • 发布日期:2020-11-24
    • 文件大小:46080
    • 提供者:weixin_38528939
  1. 优化FPGA功耗的设计和实现

  2. 为设计寻找“完美”FPGA 的重要性日渐升级,其中功耗已成为主要考虑因素。功耗管理在大部分应用中都非常关键。某些标准已为单卡或者单个系统设定了功耗上限。鉴于此,设计人员必须在设计过程中更早地对功耗问题加以考虑,一般来说应该从选择 FPGA 开始。减少 FPGA 的功耗可以降低供电电压,简化电源设计和散热管理,降低对电源分配面的要求,从而简化电路板设计。低功耗还可以延长电池寿命,提高系统的可靠性(运行温度较低的系统寿命更长)。功耗挑战伴随每一代工艺技术的问世,晶体管的尺寸可依照摩尔定律不断缩小。但
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:390144
    • 提供者:weixin_38656064
  1. 使用ISE设计工具优化FPGA的功耗

  2. 从Xilinx公司推出FPGA二十多年来,研发工作大大提高了FPGA的速度和面积效率,缩小了FPGA与ASIC之间的差距,使FPGA成为实现数字电路的优选平台。今天,功耗日益成为FPGA供应商及其客户关注的问题。  降低FPGA功耗是降低封装和散热成本、提高器件可靠性以及打开移动电子设备等新兴市场之门的关键。  Xilinx在提供低功耗FPGA解决方案方面较有经验。本文说明如何应用计算机辅助设计(CAD)技术,如Xilinx ISE(集成软件环境)9.2i版本软件使功能有效降低。  CMOS电路
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:104448
    • 提供者:weixin_38668225
  1. 优化FPGA功耗的设计技术

  2. 无论从微观到宏观、从延长电池寿命到减少变暖的温室效应等等,各种不同因素都在迅速推动系统设计人员关注节能问题。一项有关设计优先考虑事项的调查指出,大部分工程师已把功耗排在首位,或者是将其紧跟在性能、密度和成本之后。   在功耗方面,FPGA带来了独特的挑战。系统设计人员只要能够透彻充分的了解这些挑战,以及应对挑战所需的新技术、新方法和新工具,就能够发挥基于FPGA的便携式系统的部署优势。随着业界越来越多地采用FPGA,为更广泛的应用产品提供灵活性并加快其上市速度,这点便显得愈加重要。   评估
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:232448
    • 提供者:weixin_38685831
  1. 突破FPGA系统的功耗瓶颈

  2. 突破FPGA系统功耗瓶颈  FPGA作为越来越多应用的“”,其功耗表现也“牵一发而动全身”。随着工艺技术的越来越前沿化,FPGA器件拥有更多的逻辑、存储器和特殊功能,如存储器接口、DSP模块和多种高速SERDES信道,不仅静态和动态功耗也随之增加,对  FPGA设计的电源要求也非常复杂,这对系统功耗要求提出更多挑战,尽可能地估算和优化FPGA的功耗成为应对挑战的关键。  FPGA的主要功耗  了解FPGA设计和应用怎样影响功耗和电源供电要求会让设计更清晰,更容易成功。FPGA功耗的主要于:一是静
  3. 所属分类:其它

    • 发布日期:2021-01-12
    • 文件大小:233472
    • 提供者:weixin_38651812
« 12 3 »