您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种非线性最大长度伪随机序列发生器的设计

  2. 介绍一种非线性最大长度伪随机序列的设计方法
  3. 所属分类:专业指导

  1. verilog编写的伪随机序列发生器

  2. 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
  3. 所属分类:专业指导

    • 发布日期:2010-03-13
    • 文件大小:2048
    • 提供者:fengyingjia
  1. 2.5GBIT/S并行伪随机序列发生技术及在线误码块监测

  2. ,利f L f j F P GA产生j { : 行高速伪随机序列和比特间插奇偶校验8 位码误码块的方法实现了在线误码监测。建立了 点刮点并行高速光传输误码监测实验系统 ,该系统由1 2 x 2 . 5 G b i t / s z q 行高速伪随机序列发生器、在线误码监测模块 、 1 2 x 2 . 5 Gb i t / s 并行光接收模块和 自制垂直激光阵列发射模块构成,- ) t : 行光互联采用带宽为4 0 0 MHz . k m 5 米1 2 ~ t > 6 2 .5 L L m多
  3. 所属分类:专业指导

    • 发布日期:2011-01-10
    • 文件大小:281600
    • 提供者:sinicic
  1. 基于FPGA伪随机序列发生器设计

  2. 随机序列广泛应用于密码学、通信、雷达、导航等多个领域,本文提出了一种基于FPGA的伪随机序列产生方法,应用移位寄存器理论从序列的本原多项式出发,获得产生该序列的移位寄存器反馈逻辑式,结合FPGA芯片结构特点,在序列算法实现中采用元件例化语句。算法运用VHDL语言编程,以A1tera的QuartusⅡ软件为开发平台,给出了序列的仿真波形。序列的统计特性分析表明:该方法产生的序列符合rll序列的伪随机特性,验证了算法的正确性。
  3. 所属分类:硬件开发

    • 发布日期:2011-03-05
    • 文件大小:390144
    • 提供者:xpy5842584
  1. FPGA实现的伪随机序列码发生器

  2. 一个用verilog写的伪随机发生器~~供大家参考~~
  3. 所属分类:其它

    • 发布日期:2011-09-03
    • 文件大小:1048576
    • 提供者:bestrossi
  1. 基于FPGA伪随机序列发生器设计

  2. 基于FPGA伪随机序列发生器设计基于FPGA伪随机序列发生器设计
  3. 所属分类:网络基础

    • 发布日期:2011-09-05
    • 文件大小:209920
    • 提供者:luguo000
  1. 2N次方广谱伪随机信号发生器及VHDL程序

  2. 2N次方广谱伪随机信号发生器及VHDL程序
  3. 所属分类:嵌入式

    • 发布日期:2011-10-07
    • 文件大小:536576
    • 提供者:wanzihao
  1. 伪随机序列发生器 verilog

  2. 伪随机序列 发生器 verilog quartus仿真,带ROM模块
  3. 所属分类:硬件开发

    • 发布日期:2013-05-10
    • 文件大小:974848
    • 提供者:zsw0123
  1. 伪随机信号发生器 verilog

  2. 伪随机信号发生器,m序列,用verilog代码编写
  3. 所属分类:硬件开发

  1. FPGA的伪随机序列发生器设计

  2. FPGA的伪随机序列发生器设计,写得比较详细,分享给有需要的朋友
  3. 所属分类:其它

    • 发布日期:2017-05-27
    • 文件大小:240640
    • 提供者:harrykool
  1. 最新的伪随机序列发生器

  2. 这是本人利用国外最新技术设计的最新的伪随机序列发生器。
  3. 所属分类:专业指导

    • 发布日期:2009-03-11
    • 文件大小:1024
    • 提供者:guoyanyanyong
  1. verilog编写的伪随机序列发生器

  2. 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
  3. 所属分类:专业指导

    • 发布日期:2020-02-20
    • 文件大小:1024
    • 提供者:qq_42813987
  1. verilog编写的伪随机序列发生器

  2. 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
  3. 所属分类:专业指导

    • 发布日期:2020-06-22
    • 文件大小:1024
    • 提供者:VCdemons
  1. 基于DSP Builder的伪随机序列发生器设计及FPGA实现

  2. 简要分析了伪随机序列中应用广泛的m序列,Gold序列及平衡Gold码的概念、原理和应用。提出了一种基于Altera的DSP Builder工具箱的伪随机序列产生器设计方法,并通过设计实例,说明这种方法在简化设计难度、提高设计速度和灵活性等方面的优点和应用价值。并提出了其仿真和FPGA实现的基本方法。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:352256
    • 提供者:weixin_38733733
  1. 基础电子中的m序列发生器-伪随机序列发生器

  2. m序列码也称伪随机序列码,其主要特点是:   (1)每个周期中,“1”码出现2n-1次,“0”码出现2n-1次,即0、1出现概率几乎相等。   (2)序列中连1的数目是n,连0的数目是n-1。   (3)分布无规律,具有与白噪声相似的伪随机特性。   由于具有这些特点,m序列码在通信、雷达、系统可靠性测试等方面获得了广泛地应用。m序列码发生器是一种反馈移位型结构的电路,它由n位移位寄存器加异或反馈网络组成,其序列长度M=2n-1,只有一个多余状态即全0状态,所以称为最大线性序列码发生器。
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:84992
    • 提供者:weixin_38689976
  1. verilog编写的伪随机序列发生器

  2. 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。 此程序是用verilog语言实现的伪随机序列,程序里面对同步字节、数据包、数据帧都有说明,使得程序明白易懂。
  3. 所属分类:专业指导

    • 发布日期:2020-11-29
    • 文件大小:1024
    • 提供者:starmoonh
  1. EDA/PLD中的一种基于CPLD的伪随机序列发生器

  2. 摘 要:介绍了一种利用EDA技术,在Altera的MAX 7000S系列芯片上实现的伪随机序列发生器,为产生低成本的电子系统测试信号提供了一种简单易行的方法。 关键词:EDA;VHDL;CPLD;伪随机序列 1 引 言 EDA(Electronic Design Automation,电子设计自动化)是以大规模可编程逻辑器件替代中小规模集成电路作为硬件载体,以EDA软件编程的方式对可编程器件进行电子系统设计的计算机辅助电路设计技术。目前已经广泛应用于电子电路与系统的设计和产品的开发,逐渐取代了传
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:81920
    • 提供者:weixin_38535808
  1. Blum-Blum-Shab-Pseudo-Random-Generator:Blum Blum Shab伪随机发生器的实现-源码

  2. Blum-Blum-Shab-Pseudo-Random-Generator:Blum Blum Shab伪随机发生器的实现
  3. 所属分类:其它

    • 发布日期:2021-03-14
    • 文件大小:8192
    • 提供者:weixin_42177768
  1. 常规单向函数的伪随机发生器:具有改进参数的新构造

  2. 常规单向函数的伪随机发生器:具有改进参数的新构造
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:449536
    • 提供者:weixin_38621365
  1. 基于量子随机游动的新型伪随机数发生器

  2. 基于量子随机游动的新型伪随机数发生器
  3. 所属分类:其它

    • 发布日期:2021-03-02
    • 文件大小:919552
    • 提供者:weixin_38624332
« 12 3 4 5 »