您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. ad9850数据手册

  2. AD9850是一款高度集成的器件,采用先进的DDS技术,内置一个高速、高性能数模转换器和比较器,共同构成完整的数字可编程频率合成器和时钟发生器。以精密时钟源作为基准时,AD9850能产生频谱纯净的频率/相位可编程、模拟输出正弦波。该正弦波可以直接用作频率源,或转换为适合捷变时钟发生器应用的方波。AD9850的创新型高速DDS内核提供一个32位频率调谐字;对于125 MHz基准时钟输入,输出调谐分辨率可以达到0.0291 Hz。AD9850的电路架构允许产生最高达到基准时钟频率一半(或62.5
  3. 所属分类:专业指导

    • 发布日期:2009-11-28
    • 文件大小:318464
    • 提供者:lihongbosunwei
  1. MAX3625B中文资料

  2. MAX3625B是一款低抖动、精密时钟发生器,优化用于网络设备。器件内置晶体振荡器和锁相环(PLL)时钟倍频器,以产生高频时钟输出,用于以太网、10G光纤通道及其它网络设备。 Maxim专有的PLL设计提供了超低抖动和优异的电源噪声抑制性能,将网络设备的设计风险降至最低。 MAX3625B具有3路LVPECL输出。可选择的输出分频器和反馈分频器允许在一定范围内设置输出频率。
  3. 所属分类:网络基础

    • 发布日期:2010-06-22
    • 文件大小:698368
    • 提供者:ayumishiwo
  1. Maxim推出超低抖动两路输出时钟发生器MAX3622

  2. Maxim推出超低抖动、两路输出时钟发生器MAX3622。器件采用低噪声VCO和专有的PLL架构,从一个25MHz晶体谐振器产生2路0.14psRMS (典型值)的超低抖动时钟输出。另外,器件的PSNR (电源噪声抑制)高达-57dB,极大地降低了电源噪声环境下的抖动特性劣化。MAX3622集成LVPECL和LVCMOS缓冲器,可同时提供125MHz LVCMOS和156.25MHz LVPECL输出频率,从而减少了晶体振荡器数量。该超低抖动的精密时钟发生器理想用于以太网交换机/路由器和其他网络
  3. 所属分类:其它

    • 发布日期:2020-11-21
    • 文件大小:41984
    • 提供者:weixin_38656064
  1. Silicon Labs针对广播视频应用推出业界抖动时钟发生器

  2. 高性能模拟与混合信号领导厂商Silicon Laboratories (芯科实验室有限公司, Nasdaq: SLAB)今日发表该公司任意速率(Any-Rate)精密时钟系列新产品Si5324,该器件针对广播视频应用化,为业界抖动、集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的抖动性能。Si5324能自2kHz至710MHz范围间的任一输入频率,事实上生成介于2kHz至1.4GHz间的任一输出频率,如此能简化新一代多重速率视频设备
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:74752
    • 提供者:weixin_38546608