您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 低电压PLD/FPGA的供电设计

  2. 本篇文章主要介绍了低电压PLD/FPGA的供电设计,感兴趣的朋友可以参考下。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:55296
    • 提供者:weixin_38584731
  1. EDA/PLD中的基于FPGA的行间转移面阵CCD驱动电路设计

  2. 摘要:针对Kodak公司的前照明行间转移型面阵CCD KAI-0340,对其驱动要求进行详细的分析,设计满足CCD所需偏置电压的供电模块;搭建CCD时序脉冲驱动器电路;利用Xilinx公司的可编程逻辑器件XC2S150来设计CCD的驱动时序。实验表明,设计的CCD驱动电路可以满足CCD KAI-0340的各项驱动要求。   1、引言   电荷耦合器件(CCD)是一种光电转换式图像传感器,它将图像信号直接转换成电信号。由于 CCD 具有集成度高、低功耗、低噪声、测量精度高、寿命长等诸多优点,因
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:303104
    • 提供者:weixin_38653664
  1. EDA/PLD中的Altera 支持JEDEC DDR3 SDRAM标准的FPGA

  2. Altera公司宣布,第一个在FPGA业界实现了对高性能DDR3存储器接口的全面支持。在最近通过的JESD79-3 JEDEC DDR3 SDRAM标准下,Altera Stratix:registered: III系列FPGA可以帮助设计人员充分发挥DDR3存储器的高性能和低功耗优势,这类存储器在通信、计算机和视频处理等多种应用中越来越关键。   这些应用处理大量的数据,需要对高性能存储器进行快速高效的访问。符合JESD79-3 JEDEC DDR3 SDRAM标准可满足DDR3存储器的1.5
  3. 所属分类:其它

    • 发布日期:2020-11-21
    • 文件大小:53248
    • 提供者:weixin_38506138
  1. EDA/PLD中的低电压PLD/FPGA的供电设计

  2. 由于半导体制造工艺的原因,低电压器件的成本比传统5V器件更低,性能更优,加上多数器件的I/O脚可以兼容5v/3.3v TTL电平,可以直接使用在原有系统中,所以各大半导体公司都将3.3v,2.5v等低电压集成电路作为推广重点,如高端的DSP,PLD/FPGA产品已广泛采用3.3v,2.5v甚至1.8v,1.5v供电。 面对低电压芯片的广泛使用,我们不得不重新改造我们的电源系统。 世界大规模集成电路供电发展趋势 那么如何得到3.3v,2.5v等低电压呢? 通常我们可以采用三种方法: 1. 采
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:58368
    • 提供者:weixin_38631049
  1. 电源技术中的低电压数字系统电源设计技术

  2. 在计算机和通信领域,为了降低系统功耗提高电源效率,系统工作电压越来越低;另外,随着信息技术和微电子工艺技术的高速发展,器件的特征尺寸越来越小,集成电路的电源电压也越来越低。低电压器件的成本更低,性能更优,所以各大半导体公司都将3.3V、2.5V等低电压集成电路作为推广重点,如高端的DSP、PLD/FPGA产品已广泛采用3.3V、2.5V甚至1.8V、1 5V供电。因此,低电压数字系统的电源设计,是电子工程师面临的严峻挑战。 1 采用低压差线性稳压器(LDO)低压差线性稳压器的突出优点是具有最低的
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:91136
    • 提供者:weixin_38697753