您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 全差分运算放大器设计

  2. 有全差分运放的设计和仿真,可以参考下。 可能会有帮助,祝各位好运。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-12
    • 文件大小:403456
    • 提供者:senlin820
  1. 全差分OTA经典实例

  2. 全差分OTA经典实例 全差分OTA经典实例 全差分OTA经典实例
  3. 所属分类:专业指导

    • 发布日期:2010-02-24
    • 文件大小:406528
    • 提供者:lifeforce
  1. 伯克利-运放设计论文几篇

  2. A Gain-Boosted Fully Differential Operational Transconductance Amplifier 增益自举式全差分-运发
  3. 所属分类:专业指导

    • 发布日期:2010-10-11
    • 文件大小:418816
    • 提供者:liandre
  1. 全差分运算放大器设计.pdf

  2. 详细的运放设计资料, 从指标入手,公式推导, 仿真验证,全套流程
  3. 所属分类:专业指导

    • 发布日期:2013-04-11
    • 文件大小:576512
    • 提供者:nimabiwuyu
  1. 全差分运放电路

  2. 全差分运放电路设计原则与一些典型电路设计
  3. 所属分类:电信

    • 发布日期:2013-06-03
    • 文件大小:403456
    • 提供者:u010368247
  1. 全差分运算放大器设计报告

  2. 高增益全差分运算放大器的设计和基于CADENCE的参数仿真
  3. 所属分类:专业指导

    • 发布日期:2014-04-01
    • 文件大小:230400
    • 提供者:u014496016
  1. 全差分运算放大器电路的设计

  2. 介绍了一种全差分运算放大器的设计以及仿真方案
  3. 所属分类:嵌入式

    • 发布日期:2009-04-02
    • 文件大小:576512
    • 提供者:weida070703
  1. 复旦大学唐长文---全差分运算放大器设计.pdf

  2. 复旦大学唐长文---全差分运算放大器设计,详细分析。
  3. 所属分类:专业指导

    • 发布日期:2009-04-21
    • 文件大小:576512
    • 提供者:jhl19780823
  1. 基于反相器的全差分电流饥饿型运算放大器的设计

  2. 基于反相器的全差分电流饥饿型运算放大器的设计,朱昱光,周健军,介绍了一种应用于CT机内低功耗Sigma-Delta调制器中的跨导运算放大器。通过对传统运放结构进行比较,提出了一种基于反相器的全差分电�
  3. 所属分类:其它

    • 发布日期:2020-02-15
    • 文件大小:609280
    • 提供者:weixin_38650379
  1. 用单端仪表放大器实现全差分输出

  2. 随着对精度要求的不同提高,全差分信号链组件因出色的性能脱颖而出,这类组件的一个主要优点是可通过信号路由拾取噪声抑制。由于输出会拾取这种噪声,输出经常会出现误差并因而在信号链中进一步衰减。此外,差分信号可以实现两倍于同一电源上的单端信号的信号范围。因此,全差分信号的信噪比(SNR)更高。经典的三运放仪表放大器具有许多优点,包括共模信号抑制、高输入阻抗和精确(可调)增益;但是,在需要全差分输出信号时,它就无能为力了。人们已经使用一些方法,用标准组件实现全差分仪表放大器。但是,它们有着各自的缺点。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:111616
    • 提供者:weixin_38672812
  1. 0.6μmCMOS工艺全差分运算放大器的设计

  2. 绍了一种全差分的套筒式折叠共源共栅运算放大器的设计结构,并采用HSPICE软件对电路设计进行了仿真。仿真结果表明,此运放的开环直流增益为80dB,相位裕度为80°,单位增益带宽为74MHz,具有较高的增益,而且功耗小于2mW。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:64512
    • 提供者:weixin_38519619
  1. 0.6μm CMOS工艺全差分运算放大器的设计

  2. 本文给出了一种低电压全差分套筒式运算放大器的设计方法,同时对该设计方法进行了仿真,从仿真结果可以看出,在保证高增益、低功耗的同时,该设计还可以满足20 MHz流水线模数转换器中运放的设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:231424
    • 提供者:weixin_38553381
  1. 采样保持电路中全差分运算放大器的设计与仿真

  2. 本文设计了一种全差分运算放大器,对运算放大器的AC 特性和瞬态特性进行了仿真分析和验证。该运放采用折叠式共源共栅结构、开关电容共模反馈(SC-CMFB)电路以及低压宽摆幅偏置电路,以实现在高稳定下的高增益和大输出摆幅。在Cadence 环境下,基于CSMC 0.6um 工艺模型,进行了仿真分析和验证。结果表明,运算放大器满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:229376
    • 提供者:weixin_38704386
  1. 模拟技术中的采样保持电路中全差分运算放大器的设计与仿真

  2. 摘要:本文设计了一种全差分运算放大器,对运算放大器的AC 特性和瞬态特性进行了仿真分析和验证。该运放采用折叠式共源共栅结构、开关电容共模反馈(SC-CMFB)电路以及低压宽摆幅偏置电路,以实现在高稳定下的高增益和大输出摆幅。在Cadence 环境下,基于CSMC 0.6um 工艺模型,进行了仿真分析和验证。结果表明,运算放大器满足设计要求。   1 引 言   运算放大器是许多模拟系统和混合信号系统的一个完整部分,伴随着每一代CMOS 工艺,由于电源电压和晶体管沟道长度的减小,为运算放大器的
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:196608
    • 提供者:weixin_38655484
  1. 模拟技术中的0.6μm CMOS工艺全差分运算放大器的设计

  2. 0 引言   运算放大器是数据采样电路中的关键部分,如流水线模数转换器等。在此类设计中,速度和精度是两个重要因素,而这两方面的因素都是由运放的各种性能来决定的。   本文设计的带共模反馈的两级高增益运算放大器结构分两级,第一级为套筒式运算放大器,用以达到高增益的目的;第二级采用共源级电路结构,以增大输出摆幅。另外还引入了共模反馈以提高共模抑制比。该方案不仅从理论上可满足高增益、高共模抑制比的要求,而且通过了软件仿真验证。结果显示,该结构的直流增益可达到80 dB,相位裕度达到80°,增益带宽
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:182272
    • 提供者:weixin_38663516
  1. 模拟技术中的全差分BiCMOS采样/保持电路仿真设计

  2. 0  引言   随着数字技术、微机和模数转换技术的研究与进展,作为模拟和数字信号接口电路的模数转换器(ADC)得到了广泛应用。由于ADc中的重要组成单元——采样/保持(S/H)电路的精度和速度直接决定ADC的性能,所以设计高性能S/H电路是改善ADC性能的重要一环。目前研究S/H电路的文献有不少,例如文献[1]设计了电荷翻转型S/H电路,但该文未考虑开关导通电阻对电路性能的影响,S/H电路具有较大的失真;文献[2]设计的S/H电路虽然考虑开关对电路的影响,但未曾考虑全差分运放电路共模输出电压对
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:219136
    • 提供者:weixin_38728276
  1. 模拟技术中的一种高速CMOS全差分运算放大器

  2. 1引言 运算放大器(简称运放)是模拟电路的一个最通用的单元。所谓全差分运放是指输入和输出都是差分信号的运放,它同普通的单端输出运放相比有以下几个优点:更低的噪声;较大的输出电压摆幅;共模噪声得到较好抑制;较好地抑制谐波失真的偶数阶项等。所以高性能的运放多采用全差分形式。近年来,全差分运放更高的单位增益带宽频率及更大的输出摆幅使得它在高速和低压电路的应用有更多的吸引力。随着日益增加的数据转换率,许多应用需要高速的模数转换器(ADCs),而高速ADCs需要高增益和高单位增益带宽运放来满足其系统精度
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:78848
    • 提供者:weixin_38695293
  1. 全差分BiCMOS采样/保持电路仿真设计

  2. 0  引言   随着数字技术、微机和模数转换技术的研究与进展,作为模拟和数字信号接口电路的模数转换器(ADC)得到了广泛应用。由于ADc中的重要组成单元——采样/保持(S/H)电路的精度和速度直接决定ADC的性能,所以设计高性能S/H电路是改善ADC性能的重要一环。目前研究S/H电路的文献有不少,例如文献[1]设计了电荷翻转型S/H电路,但该文未考虑开关导通电阻对电路性能的影响,S/H电路具有较大的失真;文献[2]设计的S/H电路虽然考虑开关对电路的影响,但未曾考虑全差分运放电路共模输出电压对
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:280576
    • 提供者:weixin_38675746
  1. 采样保持电路中全差分运算放大器的设计与仿真

  2. 摘要:本文设计了一种全差分运算放大器,对运算放大器的AC 特性和瞬态特性进行了仿真分析和验证。该运放采用折叠式共源共栅结构、开关电容共模反馈(SC-CMFB)电路以及低压宽摆幅偏置电路,以实现在高稳定下的高增益和大输出摆幅。在Cadence 环境下,基于CSMC 0.6um 工艺模型,进行了仿真分析和验证。结果表明,运算放大器满足设计要求。   1 引 言   运算放大器是许多模拟系统和混合信号系统的一个完整部分,伴随着每一代CMOS 工艺,由于电源电压和晶体管沟道长度的减小,为运算放大器的
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:268288
    • 提供者:weixin_38691641
  1. 用单端仪表放大器实现全差分输出

  2. 随着对精度要求的不同提高,全差分信号链组件因出色的性能脱颖而出,这类组件的一个主要优点是可通过信号路由拾取噪声抑制。由于输出会拾取这种噪声,输出经常会出现误差并因而在信号链中进一步衰减。此外,差分信号可以实现两倍于同一电源上的单端信号的信号范围。因此,全差分信号的信噪比(SNR)更高。经典的三运放仪表放大器具有许多优点,包括共模信号抑制、高输入阻抗和(可调)增益;但是,在需要全差分输出信号时,它就无能为力了。人们已经使用一些方法,用标准组件实现全差分仪表放大器。但是,它们有着各自的缺点。   
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:110592
    • 提供者:weixin_38592455
« 12 3 4 »