您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 以18b20芯片和设计一个智能温度控制 设计报告

  2. 一、 实验目的 以18b20芯片和液晶显示屏LCD1602为基础设计一个智能温度控制系统 二、实验要求 单片机发出温度指令 。你用温度计采样,然后和单片机发出的指令对比,高于你就发出制冷的指令,低于你就适当停机一个适当间歇时间,采样也有一个间歇时间,30秒.或是1分钟,2分钟,3分钟,随便你,然后不断调整,知道合适了,和指令温度一样了,又停一下,然后过几分钟在启动压缩机工作,反复的工作,采样,调整,不就可以了 二、 实验内容 1、系统的硬件构成及功能 智能温度控制系统它由以下几个部件 组成:D
  3. 所属分类:硬件开发

    • 发布日期:2009-06-30
    • 文件大小:287744
    • 提供者:joyce715
  1. VHDL写的八位模型机CPU

  2. 用VHDL写的八位简单CPU,有MUL,ADD,AND,COM,LDA,STA,JMP,OUT指令
  3. 所属分类:专业指导

    • 发布日期:2010-01-20
    • 文件大小:2097152
    • 提供者:huicpc0866
  1. 八位CPU+IP核的研究与设计

  2. 八位CPU+IP核的研究与设计,很好很强大
  3. 所属分类:专业指导

    • 发布日期:2010-12-22
    • 文件大小:2097152
    • 提供者:yangke329142965
  1. vhdl 八位 cpu

  2. 用vhdl编的八位cpu,很有用分享一下
  3. 所属分类:专业指导

    • 发布日期:2011-05-09
    • 文件大小:370688
    • 提供者:G416762048
  1. 基于FPGA_的八位RISC_CPU_的设计

  2. 基于FPGA_的八位RISC_CPU_的设计 基于FPGA_的八位RISC_CPU_的设计
  3. 所属分类:硬件开发

    • 发布日期:2011-10-21
    • 文件大小:155648
    • 提供者:andyton007
  1. cpu模型机设计

  2. 本模型机是一八位定点二进制计算机(第一位是符号位,后面七位是数据位,故其可以表示的范围是-1~1-2-7,具有四个通用寄存器(设计中分别是R(00),R(01),R(10)和R(11))能执行十一条指令(LDR,STR,ADD,SUB,AND,OR,MUL,TRANS(转移,包括了有条件和无条件的转移),IN(将指定的设备中的数据放到寄存器中),OUT(将指定寄存器中的数据放到指定的设备中,此文档包括详细的代码设计 以及设计文档,工程文件可直接运行
  3. 所属分类:硬件开发

    • 发布日期:2011-12-18
    • 文件大小:2097152
    • 提供者:luoyeguigen511
  1. 八位CPU设计

  2. 设计一个八位的CPU的代码,还包括了调试程序
  3. 所属分类:专业指导

    • 发布日期:2012-05-13
    • 文件大小:1048576
    • 提供者:luozhongfan
  1. 基于FPGA的八位RISC CPU的设计与实现

  2. 本文为作者本科获得优秀评分的毕业设计,内含工作机制、波形分析,以及设计系统各部件的截图。是初学FPGA及VHDL设计的经典案例。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-28
    • 文件大小:164864
    • 提供者:xgyhitsz2012
  1. 4×4矩阵式键盘识别显示电路的设计

  2. AT89C51单片机是51系列单片机的一个成员,是8051单片机的简化版。内部自带2K字节可编程FLASH存储器的低电压、高性能COMS八位微处理器,与Intel MCS-51系列单片机的指令和输出管脚相兼容。由于将多功能八位CPU和闪速存储器结合在单个芯片中,因此,AT89C2051构成的单片机系统是具有结构最简单、造价最低廉、效率最高的微控制系统,省去了外部的RAM、ROM和接口器件,减少了硬件开销,节省了成本,提高了系统的性价比。
  3. 所属分类:专业指导

    • 发布日期:2013-05-29
    • 文件大小:493568
    • 提供者:u010878093
  1. cpu设计方案

  2. $$清华大学微电子研究所与中科院联合搞的CPU架构设计培训课件. 全套课件和八位机案例.
  3. 所属分类:嵌入式

    • 发布日期:2013-08-29
    • 文件大小:17825792
    • 提供者:chen0ai
  1. 微机原理与接口技术课程综述

  2. CPU是中央处理单元(Central Process Unit)的缩写,它可以被简称做微处理器(Microprocessor)。不过经常被人们直接称为处理器(processor)。 CPU是计算机的核心,其重要性好比心脏对于人一样。实际上,处理器的作用和大脑更相似,因为它负责处理、运算计算机内部的所有数据,而主板芯片组则更像是心脏,它控制着数据的交换。CPU的种类决定了你使用的操作系统和相应的软件。CPU主要由运算器、控制器、寄存器组和内部总线等构成,是PC的核心,再配上储存器、输入/输出接口
  3. 所属分类:嵌入式

    • 发布日期:2008-12-12
    • 文件大小:53248
    • 提供者:childeyi
  1. logisim画CPU:8位可控加减法电路设计

  2. 一位全加器、八位串行可控加减法器。circ文件,下载后直接用logisim打开即可。只实现了一位全加器、八位串行可控加减法器,其他部分没有实现。
  3. 所属分类:硬件开发

    • 发布日期:2020-04-20
    • 文件大小:404480
    • 提供者:qq_43588553
  1. 基于FPGA的八位RISC CPU的设计

  2. 本文根据FPGA的结构特点,围绕在FPGA上设计实现八位微处理器软核设计方法进行探讨,研究了片上系统的设计方法和设计复用技术,并给出了指令集和其调试方法,提出了一种基于FPGA的微处理器的IP的设计方法。
  3. 所属分类:其它

    • 发布日期:2020-08-04
    • 文件大小:93184
    • 提供者:weixin_38638033
  1. 基于FPGA的八位RISC CPU的设计

  2. 从CPU的总体结构到局部功能的实现采用了自顶向下的设计方法和模块化的设计思想,利用Xilinx公司的Spartan II系列FPGA,设计实现了八位CPU软核。在FPGA内部不仅实现了CPU必需的算术逻辑器、寄存器堆、指令缓冲、跳转计数、指令集,而且针对FPGA内部的结构特点对设计进行了地址和数据的优化。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:143360
    • 提供者:weixin_38571878
  1. EDA/PLD中的基于FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的核心,开发出具有自主知
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:185344
    • 提供者:weixin_38651286
  1. EDA/PLD中的FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的核心,开发出具有自主知
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:184320
    • 提供者:weixin_38724363
  1. 关于FPGA的八位CPU的设计与实现.ppt

  2. 工作机制、波形分析,以及设计系统各部件的截图。是初学FPGA及VHDL设计的经典案例。
  3. 所属分类:讲义

    • 发布日期:2021-03-11
    • 文件大小:164864
    • 提供者:weixin_43093960
  1. MCS-51的CPU和存储器

  2. CPU结构单片机8051的CPU由运算器和控制器组成。一、运算器    运算器以完成二进制的算术/逻辑运算部件ALU为核心,再加上暂存器TMP、累加器ACC、寄存器B、程序状态标志寄存器PSW及布尔处理器。累加器ACC是一个八位寄存器,它是CPU中工作最频繁的寄存器。在进行算术、逻辑运算时,累加器ACC往往在运算前暂存一个操作数(如被加数),而运算后又保存其结果(如代数和)。寄存器B主要用于乘法和除法操作。标志寄存器PSW也是一个八位寄存器,用来存放运算结果的一些特征,如有无进位、借位等。其每位
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:103424
    • 提供者:weixin_38694023
  1. FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的,开发出具有自主知识产
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:138240
    • 提供者:weixin_38663113
  1. 基于FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的,开发出具有自主知识产
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:138240
    • 提供者:weixin_38536397
« 12 3 4 5 6 7 8 9 10 »