您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 2级运算放大器设计--折叠共源共栅+密勒补偿

  2. 2级运算放大器设计--折叠共源共栅+密勒补偿
  3. 所属分类:专业指导

    • 发布日期:2011-02-24
    • 文件大小:1024
    • 提供者:yukunzhi
  1. 共源共栅运算放大器

  2. 共源共栅极放大器的设计与应用文档。其中包括具体的mos管参数等等。可用cadence仿真。
  3. 所属分类:硬件开发

    • 发布日期:2014-05-05
    • 文件大小:661504
    • 提供者:qq_15091673
  1. 折叠共源共栅低噪声放大器设计

  2. 折叠共源共栅低噪声放大器设计
  3. 所属分类:专业指导

    • 发布日期:2019-01-02
    • 文件大小:11534336
    • 提供者:sinat_41616551
  1. 一种折叠共源共栅运算放大器的设计

  2. 折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:73728
    • 提供者:weixin_38705874
  1. 一种改进的增益增强共源共栅放大器的设计

  2. 设计了一种适用于流水线A/ D 转换器的全差分跨导放大器, 通过采用单端放大器的增益增强方法, 使运算放大器即具有较高的直流增益, 又有较小的面积及较好的版图匹配性。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:574464
    • 提供者:weixin_38500664
  1. 提高共源共栅CMOS功率放大器效率的方案

  2.  多年来,人们对于功率放大器的效率提高技术做了很多有价值的研究,如自适应偏置技术、EER技术、Doherty技术以及LINC技术等等,这些方案虽然巧妙,但大多结构复杂,并不适合用于便携式通信终端的开发,本文中采用共源共栅电感对电路进行改进,从而提高功率放大器的效率。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:449536
    • 提供者:weixin_38727980
  1. 折叠共源共栅运算放大器原理及设计

  2. 本文介绍的运放是一种采用TSMC 0.18 μm Mixed Signal SALICIDE(1P6M,1.8V/3.3V)CMOS工艺的折叠共源共栅运放,并对其进行了DC,AC及瞬态分析,最后与设计指标进行比较。
  3. 所属分类:其它

    • 发布日期:2020-08-11
    • 文件大小:197632
    • 提供者:weixin_38620314
  1. 减小米勒效应并提升PFC性能的共源共栅结构

  2. 本文将介绍一种减小米勒效应并提升PFC性能的共源共栅结构
  3. 所属分类:其它

    • 发布日期:2020-08-09
    • 文件大小:115712
    • 提供者:weixin_38506103
  1. 模拟技术中的一种改进的增益增强共源共栅放大器的设计

  2. 摘 要: 设计了一种适用于流水线A/ D 转换器的全差分跨导放大器, 通过采用单端放大器的增益增强方法, 使运算放大器即具有较高的直流增益, 又有较小的面积及较好的版图匹配性。通过对普通开关定容共模负反馈电路的改进, 改善了建立时间减小了放大器输出共模的抖动。电路采用SMIC 0. 18 m CMOS 工艺, 并在Cadence 下对电路及版图进行了仿真, 结果表明: 小信号低频电压增益119. 3 dB ; 单位增益带宽378. 1 MH z; 相位裕度60°。   随着集成电路技术的不断发
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:465920
    • 提供者:weixin_38743481
  1. 模拟技术中的提高共源共栅CMOS功率放大器效率的方案

  2. 摘要:利用共源共栅电感可以提高共源共栅结构功率放大器的效率。这里提出一种采用共源共栅电感提高效率的5.25GHzWLAN的功率放大器的设计方案,使用CMOS工艺设计了两级全差分放大电路,在此基础上设计输入输出匹配网络,然后使用ADS软件进行整体仿真,结果表明在1.8V电源电压下,电路改进后与改进前相比较,用来表示功率放大器效率的功率附加效率(PAE)提高了两个百分比。最后给出了功放版图。   功率放大器是射频发射机中的必不可少组成部分,它的主要功能是提供整个通信系统在发射信号与接收信号时的运作
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:321536
    • 提供者:weixin_38509082
  1. 一种改进的增益增强共源共栅放大器的设计

  2. 本文设计了一种采用增益增强结构的带开关电容共模反馈的折叠式共源共栅跨导运算放大器,可用于流水线结构的A/D中。出于对性能及版图因素的考虑,采用了单端放大器作为增益提高辅助放大器。并通过改进共模负反馈电路,使得放大器输出共模反馈电压稳定更快,抖动更小。本设计在Cadence环境下对运放的电路和版图进行了仿真。结果表明,放大器的各项性能参数达到了理想的效果。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:399360
    • 提供者:weixin_38620099
  1. 提高共源共栅CMOS功率放大器效率的方案

  2. 利用共源共栅电感可以提高共源共栅结构功率放大器的效率。这里提出一种采用共源共栅电感提高效率的5.25GHzWLAN的功率放大器的设计方案,使用CMOS工艺设计了两级全差分放大电路,在此基础上设计输入输出匹配网络,然后使用ADS软件进行整体仿真,结果表明在1.8V电源电压下,电路改进后与改进前相比较,用来表示功率放大器效率的功率附加效率(PAE)提高了两个百分比。最后给出了功放版图。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:215040
    • 提供者:weixin_38523251
  1. 基于改进共源共栅电流镜的第三代电流传输器

  2. 第三代电流传输器CCIII(The Third Generation Current Conveyor)的基本模型由于采用基本电流镜,使得电路的DC和AC性能偏低。本文采用不同于原电路的电流镜结构,应用共源共栅电流镜和改进共源共栅电流镜(改进共源共栅电流镜具有较大的输出阻抗)提出了一种高性能电流传输器电路结构。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:274432
    • 提供者:weixin_38642636
  1. 模拟技术中的一种折叠共源共栅运算放大器的设计

  2. 1 引言        随着集成电路技术的不断发展,高性能运算放大器广泛应用于高速模/数转换器(ADC)、数/模转换器(DAC)、开关电容滤波器、带隙电压基准源和精密比较器等各种电路系统中,成为模拟集成电路和混合信号集成电路设计的核心单元电路,其性能直接影响电路及系统的整体性能,高性能运算放大器的设计一直是模拟集成电路设计研究的热点之一,以折衷满足各种应用领域的需要。        许多现代集成CMOS运算放大器被设计成只驱动电容负载。有了这样只有电容的负载,对于运放放大器,就没有必要使
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:76800
    • 提供者:weixin_38697171
  1. 具有92%轨至轨输出摆幅的124dB双增益增强共源共栅放大器

  2. 具有92%轨至轨输出摆幅的124dB双增益增强共源共栅放大器
  3. 所属分类:其它

    • 发布日期:2021-03-19
    • 文件大小:1040384
    • 提供者:weixin_38586279
  1. 高Gm差分调节共源共栅跨阻放大器

  2. 高Gm差分调节共源共栅跨阻放大器
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:760832
    • 提供者:weixin_38616435
  1. 低压低功耗CMOS折叠一共源共栅运算放大器

  2. 低压低功耗CMOS折叠一共源共栅运算放大器、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:185344
    • 提供者:weixin_38630324
  1. 一种改进的增益增强共源共栅放大器的设计

  2. 摘 要: 设计了一种适用于流水线A/ D 转换器的全差分跨导放大器, 通过采用单端放大器的增益增强方法, 使运算放大器即具有较高的直流增益, 又有较小的面积及较好的版图匹配性。通过对普通开关定容共模负反馈电路的改进, 改善了建立时间减小了放大器输出共模的抖动。电路采用SMIC 0. 18 m CMOS 工艺, 并在Cadence 下对电路及版图进行了仿真, 结果表明: 小信号低频电压增益119. 3 dB ; 单位增益带宽378. 1 MH z; 相位裕度60°。   随着集成电路技术的不断发
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:578560
    • 提供者:weixin_38719578
  1. 提高共源共栅CMOS功率放大器效率的方案

  2. 摘要:利用共源共栅电感可以提高共源共栅结构功率放大器的效率。这里提出一种采用共源共栅电感提高效率的5.25GHzWLAN的功率放大器的设计方案,使用CMOS工艺设计了两级全差分放大电路,在此基础上设计输入输出匹配网络,然后使用ADS软件进行整体仿真,结果表明在1.8V电源电压下,电路改进后与改进前相比较,用来表示功率放大器效率的功率附加效率(PAE)提高了两个百分比。给出了功放版图。   功率放大器是射频发射机中的必不可少组成部分,它的主要功能是提供整个通信系统在发射信号与接收信号时的运作功率
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:450560
    • 提供者:weixin_38612139
  1. 采用折叠式共源共栅结构实现高速CMOS全差分运算放大器的设计

  2. “随着数/模转换器(DAC)、模/数转换器(ADC)的广泛应用,高速运算放大器作为其  部件受到越来越广泛的关注和研究。速度和  是模拟集成电路的2个重要指标,然而速度的提高取决于运放的单位增益带宽及单极点特性并相互制约,而  则与运放的直流增益密切相关。在实际应用中需要针对运放的特点对这2个指标要进行折衷考虑。  1运放结构与选择  根据需要,本文设计运算放大器需要在较低的电压下能有大的转换速率、快的建立时间,同时要折衷考虑增益与频率特性及共模抑制比(CMRR)和电源抑制比(PSRR)等性能。
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:165888
    • 提供者:weixin_38645373
« 12 3 4 5 6 7 »