您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Logix5000控制器执行时间及内存使用情况参考手册

  2. Logix5000控制器执行时间及内存使用情况参考手册 AB PLC
  3. 所属分类:专业指导

    • 发布日期:2009-04-28
    • 文件大小:809984
    • 提供者:sunflower860
  1. 终极内存技术指南.pdf

  2. 终极内存技术指南.pdf LM3S8962微控制器数据手册
  3. 所属分类:专业指导

    • 发布日期:2009-09-10
    • 文件大小:3145728
    • 提供者:furch
  1. ENC28J60以太网控制器中文手册

  2. ENC28J60以太网控制器的主要功能包括: · 符合IEEE 802.3:内置10Mbps以太网物理层器件(PHY)及媒介接入控制器(MAC),可按业界标准的以太网协议可靠地收发信息包数据; · 可编程过滤功能:特殊的过滤器,包括Microchip的可编程模式匹配过滤器,可自动评价、接受或拒收Magic Packet™、单播(Unicast)、多播(Multicast)或广播(Broadcast)信息包,以减轻主控单片机的处理负荷; · 10Mbps SPI接口:业界标准的串行通讯端口,低至
  3. 所属分类:硬件开发

    • 发布日期:2009-11-26
    • 文件大小:1048576
    • 提供者:w_xiangyun
  1. 计算机组成原理实验4- TEC-2试验计算机微程序控制器实验

  2. 一. 实验目的 1. 了解和掌握微程序控制器的组成和工作原理; 2. 了解和掌握Am2910微程序定序器的组成和工作原理; 3. 认识和掌握TEC-2机微程序控制器各控制信号的含义、作用和用法; 4. 了解和掌握微命令、微指令和微程序的概念; 5. 了解微指令的执行过程,掌握微程序的设计方法。 二. 实验内容 设计一条指令,实现将DR内容与内存单元数据DATA相加,结果存到ADDR单元中。
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:73728
    • 提供者:L416116256
  1. 计算机组成原理实验4-TEC-2试验计算机微程序控制器实验

  2. 一. 实验目的 1. 了解和掌握微程序控制器的组成和工作原理; 2. 了解和掌握Am2910微程序定序器的组成和工作原理; 3. 认识和掌握TEC-2机微程序控制器各控制信号的含义、作用和用法; 4. 了解和掌握微命令、微指令和微程序的概念; 5. 了解微指令的执行过程,掌握微程序的设计方法。 二. 实验内容 设计一条指令,实现将DR内容与内存单元数据DATA相加,结果存到ADDR单元中。
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:73728
    • 提供者:L416116256
  1. 内存控制器 Verilog

  2. Verilog 该控制器能够根据微处理器的都或写周期,分别对存储器输出写使能we和都使能oe.
  3. 所属分类:专业指导

    • 发布日期:2010-07-01
    • 文件大小:12288
    • 提供者:d632709901
  1. 基于FPGA 的DDR2 SDRAM 控制器的设计与实现

  2. 深入分析了当前国际上存储控制器的技术发展趋势和DDR2 SDRAM 控制器的详细技术规范,在参考国际主流DDR2 内存控制器实现方式的基础上,按照传输层和物理层方式,基于FPGA 设计并实现了DDR2 SDRAM 控制器。
  3. 所属分类:其它

    • 发布日期:2011-07-10
    • 文件大小:1048576
    • 提供者:sophy688
  1. DDR SDRAM控制器程序及文档

  2. 完整的DDR SDRAM控制器程序及文档,经过仿真验证完全正确,可以在FPGA和ASIC上直接使用。
  3. 所属分类:硬件开发

    • 发布日期:2011-07-22
    • 文件大小:760832
    • 提供者:jindisiwei
  1. S3C6410内存控制器以及内存芯片的初始化

  2. 当CPU上电复位之后,系统必须通过软件初始化DRAM内存控制器和连接到内存控制器的各个SDRAM内存芯片。 根据SDRAM芯片的数据手册内容进行启动过程代码的编写,下面给出了一些例子。
  3. 所属分类:其它

    • 发布日期:2012-11-17
    • 文件大小:36864
    • 提供者:hssl88
  1. 2440中文手册内存控制器.pdf

  2. 2440中文手册内存控制器.pdf
  3. 所属分类:其它

    • 发布日期:2008-08-05
    • 文件大小:428032
    • 提供者:jh6150
  1. 多核共享内存控制器(MSMC)及译文

  2. ti C66x DSP Multicore Share Memory Controller多核共享内存控制器及其中文译文,由于英语水平有限,有翻译不当和错漏之处敬请见谅。
  3. 所属分类:嵌入式

    • 发布日期:2013-09-18
    • 文件大小:4194304
    • 提供者:dongtinghong
  1. 内存控制器

  2. 可以用来管理内存,去除不必要的内存资源,节省有效的资源。
  3. 所属分类:管理软件

    • 发布日期:2014-01-16
    • 文件大小:16384
    • 提供者:u013491066
  1. DDR3内存控制器参数设计实例参考

  2. 本文档基于PowerPC P1020 CPU硬件手册和DDR3芯片H5TQ1G63DFR H9C为例,演示了内存控制器参数的配置过程,对于新开发单板的初学者有用。每个板子的参数与硬件,甚至芯片批次有关系,不可能完全一样,不要照抄这些参数,而是看思路。
  3. 所属分类:硬件开发

    • 发布日期:2015-01-06
    • 文件大小:2097152
    • 提供者:sincostan
  1. 多核共享内存控制器 (MSMC) 用户指南

  2. 多核共享内存控制器 (MSMC) 用户指南 多核共享内存控制器 (MSMC) 用户指南
  3. 所属分类:硬件开发

    • 发布日期:2018-06-26
    • 文件大小:14680064
    • 提供者:qq_40311744
  1. STM32L4灵活的静态内存控制器(FMC)介绍.pdf

  2. STM32L4灵活的静态内存控制器(FMC)介绍
  3. 所属分类:其它

    • 发布日期:2019-09-15
    • 文件大小:303104
    • 提供者:weixin_38743737
  1. 英特尔 用于嵌入式计算的英特尔5100内存控制器中心芯片组产品简介.pdf

  2. 英特尔 用于嵌入式计算的英特尔5100内存控制器中心芯片组产品简介pdf,英特尔 用于嵌入式计算的英特尔5100内存控制器中心芯片组产品简介
  3. 所属分类:其它

    • 发布日期:2019-09-19
    • 文件大小:748544
    • 提供者:weixin_38744375
  1. 英特尔 四核和双核英特尔至强处理器5000系列和英特尔5100内存控制器芯片组开发套件产品简介.pdf

  2. 英特尔 四核和双核英特尔至强处理器5000系列和英特尔5100内存控制器芯片组开发套件产品简介pdf,英特尔 四核和双核英特尔至强处理器5000系列和英特尔5100内存控制器芯片组开发套件产品简介
  3. 所属分类:其它

    • 发布日期:2019-09-25
    • 文件大小:1048576
    • 提供者:weixin_38743968
  1. 嵌入式系统/ARM技术中的嵌入式系统中的内存压缩技术

  2. 摘要:介绍内存压缩技术和一个基于硬件的内存压缩系统模型,探讨内存压缩技术在嵌入式系统中的应用;重点介绍内存压缩系统的硬件要求及操作系统对内存压缩机制的支持;简单介绍内存压缩中常用的算法Lempel-Ziv,并就内存压缩技术在嵌入式系统中的应用问题作一些探讨。     关键词:嵌入式系统 内存压缩 压缩内存控制器 Lempel-Ziv算法 1 内存压缩技术介绍 为节省存储空间或传输带宽,人们已经在计算机系统中广泛地使用了数据压缩技术。在磁介质存储数据或网络传输数据时,人们使用基于硬件或软件
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:192512
    • 提供者:weixin_38708105
  1. 英特尔英特尔酷睿2双核处理器T9400和英特尔5100内存控制器中心芯片组开发套件产品简介

  2. 介绍了关于英特尔英特尔酷睿2双核处理器T9400和英特尔5100内存控制器中心芯片组开发套件产品简介的详细说明,提供强固电脑的技术资料的下载。
  3. 所属分类:其它

    • 发布日期:2021-03-22
    • 文件大小:1048576
    • 提供者:weixin_38552083
  1. 大数据处理的可配置混合内存架构研究

  2. 本文提出了一种用于大数据处理的可配置混合存储架构(CHMA)。 它包括计算节点和内存节点。 可以根据不同应用的需求配置计算节点,以提高计算系统的适用性。 存储器节点包含存储器控制芯片和存储器网络,这些存储器控制芯片和存储器网络支持用不同类型的存储器设备来构建存储器系统。 每个内存控制芯片包含两个内存控制器。 提出了两种关键技术来优化CHMA的内存访问的带宽和等待时间,一种是多通道并行总线结构,另一种是插入到内存控制芯片中的缓存或缓冲区结构。 实验结果表明:首先,两个存储控制器集成在存储控制芯片中
  3. 所属分类:其它

    • 发布日期:2021-03-06
    • 文件大小:740352
    • 提供者:weixin_38607282
« 12 3 4 5 6 7 8 9 10 ... 50 »