您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VC学习大纲 VC学习讲义

  2. 第一课: Windows程序运行原理及程序编写流程,窗口产生过程,句柄原理,消息队列,回调函数,窗口关闭与应用程序退出的工作关系,使用VC++的若干小技巧,stdcall与cdecl调用规范的比较,初学者常犯错误及注意事项。我们通常不必要知晓每一个函数和消息。但另一方面,也不得不记住其中的一部分,否则很难将VC++运用自如。到底该记住哪些,这在我们的课程中都会涉及到。 第二课: C++经典语法与应用,类的编写与应用,构造与析构函数,函数的重载,类的继承,函数覆盖,基类与派生类的构造函数、析构函
  3. 所属分类:C++

    • 发布日期:2009-06-09
    • 文件大小:446464
    • 提供者:yatere
  1. 微机原理与接口技术试题及答案

  2. 三套微机原理与接口技术的试题及答案 得分 评阅人 1.RESET信号到来后8088/86的CS和IP 分别为 _FFFF_H 和_0000_H。 2. 在特殊全嵌套方式下,8259可响应 同级或高级 中断请求。 3. CPU与外设接口通过¬ 数据 总线传送状态信号与命令信号。 4. 8255有3种工作方式, 其中 方式2 只允许A口使用。 5. 有地址重迭现象的译码方式为 部分译码 和 线选法 。 6. 外设端口的编址方式有 I/O端口独.立编址 和 I/O 端口与存储器统一编址 。 7.IN
  3. 所属分类:嵌入式

    • 发布日期:2009-06-20
    • 文件大小:239616
    • 提供者:wyn12399
  1. SDRAM的原理和时序

  2. 1、 物理 Bank 传统内存系统为了保证 CPU的正常工作,必须一次传输完 CPU在一个传输周期内所需要的 据。而 CPU在一个传输周期能接受的数 据容量就是 CPU数据总线的位宽,单位是 bit (位)。当时控制内存与 CPU之间数据交换的北桥芯片也因此将内存总线的数据位宽 等同 CPU数据总线的位宽,而这个位宽就称之为物理 Bank(Physical Bank,下文简称 P-Bank)的 位宽。所以,那时的内存必须要组织成 P-Bank来与 CPU打交道。资格稍老的玩家应该还记 Pent
  3. 所属分类:嵌入式

    • 发布日期:2009-07-19
    • 文件大小:1048576
    • 提供者:flying1104
  1. Oracle数据库DBA专题技术精粹--盖国强 冯春培 叶梁 冯大辉

  2. 目 录 第一篇 基础篇 专题1 OCP考试指南 张乐奕(2) 1.1 OCP简介 (2) 1.2 OCP认证分类及其考试概况 (2) 1.3 OCP备考指南 (4) 1.3.1 8i认证与9i认证 (4) 1.3.2 OCP培训 (4) 1.3.3 OCP考点咨询 (6) 1.3.4 OCP考试的优惠政策 (7) 1.4 OCP应考指南 (7) 1.4.1 OCP考试顺序分析 (7) 1.4.2 OCP考试科目分析 (8) 1.4.3 OCP考试内容的学习 (11) 1.4.4 OC P考试报
  3. 所属分类:Oracle

    • 发布日期:2009-10-21
    • 文件大小:16777216
    • 提供者:ibmliuyg
  1. 计算机组成原理课后解答(唐朔飞)

  2. 计算机组成原理课后解答(唐朔飞) 第一章 作者:佚名 来源:网络 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统——计算机硬件、软件和数据通信设备的物理或逻辑的综合体。 计算机硬件——计算机的物理实体。 计算机软件——计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯诺依曼计算机的特点是什么? 解:冯氏计算机的特点是:P9 由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同
  3. 所属分类:网络基础

    • 发布日期:2009-11-26
    • 文件大小:134144
    • 提供者:huer0625
  1. 微机原理与接口技术试题和答案(共ABC三套)

  2. 试卷编号: ( A )卷 课程编号: H61030010 课程名称: 微机原理与接口技术 考试形式: 闭卷 适用班级: 姓名: 学号: 班级: 学院: 信息工程 专业: 计算机科学技术 考试日期: 题号 一 二 三 四 五 六 七 八 九 十 总分 累分人 签名 题分 15 20 10 20 15 20 100 得分 考生注意事项:1、本试卷共 6页,请查看试卷中是否有缺页或破损。如有立即举手报告以便更换。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、 填空题(每空 1 分,
  3. 所属分类:嵌入式

  1. 计算机组成原理实验4- TEC-2试验计算机微程序控制器实验

  2. 一. 实验目的 1. 了解和掌握微程序控制器的组成和工作原理; 2. 了解和掌握Am2910微程序定序器的组成和工作原理; 3. 认识和掌握TEC-2机微程序控制器各控制信号的含义、作用和用法; 4. 了解和掌握微命令、微指令和微程序的概念; 5. 了解微指令的执行过程,掌握微程序的设计方法。 二. 实验内容 设计一条指令,实现将DR内容与内存单元数据DATA相加,结果存到ADDR单元中。
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:73728
    • 提供者:L416116256
  1. 计算机组成原理实验4-TEC-2试验计算机微程序控制器实验

  2. 一. 实验目的 1. 了解和掌握微程序控制器的组成和工作原理; 2. 了解和掌握Am2910微程序定序器的组成和工作原理; 3. 认识和掌握TEC-2机微程序控制器各控制信号的含义、作用和用法; 4. 了解和掌握微命令、微指令和微程序的概念; 5. 了解微指令的执行过程,掌握微程序的设计方法。 二. 实验内容 设计一条指令,实现将DR内容与内存单元数据DATA相加,结果存到ADDR单元中。
  3. 所属分类:专业指导

    • 发布日期:2009-12-10
    • 文件大小:73728
    • 提供者:L416116256
  1. 微机原理试题 大学考试

  2. 微机原理试题 1.8086指令系统的指令是_D_ 。 A)单字节指令 B)双字节指令 C)固定长指令 D)可变长指令 2.8086CPU是B CPU。 A)8位 B)16位 C)32位 D)64位 3.当RESET信号进入高电平状态时,将使8086CPU的_D_寄存器初始化为FFFFH。 A)SS B)DS C)ES D)CS 4.8086CPU系统主存储器以__A__为单位编址。 A)字节 B)字 C)双字 D)八字节 5.在立即寻址方式中,立即数放在_B__中。 A)数据段 B)代码段
  3. 所属分类:C

    • 发布日期:2010-01-17
    • 文件大小:217088
    • 提供者:gezi2627
  1. 有关硬件方面-内存条的工作原理

  2. 用幽默的语言和对话 用童话的方式将一点有关存储方面的硬件知识讲解出来。。 是硬件方面的基础 很基础 同时有不可或缺 -- 内存条的工作原理!
  3. 所属分类:Microsoft

    • 发布日期:2011-03-17
    • 文件大小:29696
    • 提供者:biaowangle
  1. 电脑内存条质料原理与修复方法

  2. 内存工作原理图子。和修复方法。有DDR DDR1的介绍
  3. 所属分类:其它

  1. SDRAM的原理和时序

  2. 传统内存系统为了保证CPU的正常工作,必须一次传输完CPU在一个传输周期内所需要的数据。而CPU在一个传输周期能接受的数 据容量就是CPU数据总线的位宽,单位是bit(位)。当时控制内存与CPU之间数据交换的北桥芯片也因此将内存总线的数据位宽 等同于CPU数据总线的位宽,而这个位宽就称之为物理Bank(Physical Bank,下文简称P-Bank)的位宽。所以,那时的内存必须要组织成P-Bank来与CPU打交道。资格稍老的玩家应该还记 得Pentium刚上市时,需要两条72pin的SIMM
  3. 所属分类:硬件开发

    • 发布日期:2012-02-22
    • 文件大小:1048576
    • 提供者:hmanhcc
  1. 基于FPGA的DDR内存条的控制

  2. 内存条既能 满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的 工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波 形
  3. 所属分类:硬件开发

  1. 详解SRAM和DRAM存储器的原理.zip

  2. 本文主要内容:SRAM和DRAM的组成原理、高速缓冲存储器的组成原理、微型计算机中存储器的组成结构、存储器与CPU的连接及内存条的组成、高速缓冲存储器的工作原理
  3. 所属分类:其它

    • 发布日期:2019-07-23
    • 文件大小:2097152
    • 提供者:weixin_39840387
  1. 海量存储原理系列

  2. 用户接口是指结构化查询语言(SQL)。 关系代数是数据库关系模型和关系演算的理论基础。 事务引擎是保证事务ACID性质的组件,在很大程度上影响数据库的效率。 存 和索引是数 库 本模块, 数 织和操作方式。一致性和隔离性,可以归结为一个问题,即数据什么时候可被共享,什么时候必 须被独占。这些决策,最终决定整个数据库系统的并行度,直接决定多线程并发 的性能指标 更改数据的同时要保证一致性和隔离性,就要使得针对不同数据的更改,不同人 或杋器不发送冲突。如果出现对相同薮据的更改,则要将更新进行排队。一
  3. 所属分类:MySQL

    • 发布日期:2019-07-02
    • 文件大小:465920
    • 提供者:abacaba
  1. 微机原理涉及基本概念

  2. 超标量(superscalar)试图在一个周期取出多条指令并行执行,是通过内置多条流水 线来同时执行多个处理,其实质是以空间换取时间。但由于指令之间的相关性,即后一条指 令需要前一条指令的结果,超标量 CPU 的性能是一个周期能执行 1.2 条指令,而为了取得 这 20%的性能改善,超标量 CPU 需要增加大量的硬件电路来调度这些同时取出的指令,比 如寄存器重命名,预约站,重排序缓冲区等 [1] 。 1。单进程单线程:一个人在一个桌子上吃菜。 2。单进程多线程:多个人在同一个桌子上一起吃菜。
  3. 所属分类:讲义

    • 发布日期:2019-03-03
    • 文件大小:283648
    • 提供者:tongji_joie
  1. 基于FPGA的DDR内存条的控制研究与设计

  2. 随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:423936
    • 提供者:weixin_38694336
  1. EDA/PLD中的基于FPGA的DDR内存条的控制研究

  2. 摘要:随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。   1 内存条的工作原理   DDR内存条是由多颗粒的DDR SDKAM芯片互连组成,DDR SDRAM是双数据率同步动态随机存储器的缩写。DDR SDRAM采用双数据速率接口,也就是在时钟的正沿或
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:309248
    • 提供者:weixin_38639471
  1. Java内存管理原理及内存区域详解

  2. 一、概述   Java虚拟机在执行Java程序的过程中会把它所管理的内存划分为若干不同的数据区域,这些区域都有各自的用途以及创建和销毁的时间。Java虚拟机所管理的内存将会包括以下几个运行时数据区域,如下图所示:   下面每一个区域进行阐述。   二、运行时数据区域   程序计数器   程序计数器,可以看做是当前线程所执行的字节码的行号指示器。在虚拟机的概念模型里,字节码解释器工作是通过改变程序计数器的值来选择下一条需要执行的字节码指令,分支、循环、跳转、异常处理、线程恢复等基
  3. 所属分类:其它

    • 发布日期:2020-12-22
    • 文件大小:166912
    • 提供者:weixin_38500709
  1. 基于FPGA的DDR内存条的控制研究

  2. 摘要:随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,给出控制的仿真波形。   1 内存条的工作原理   DDR内存条是由多颗粒的DDR SDKAM芯片互连组成,DDR SDRAM是双数据率同步动态随机存储器的缩写。DDR SDRAM采用双数据速率接口,也就是在时钟的正沿或负沿
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:435200
    • 提供者:weixin_38620734
« 12 3 4 5 »