您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. s7-200时钟程序

  2. Adobe Flash Player想用GPS时间校准PLC的内部时钟,不知为何校准之后总是相差1秒,程序是这样的: LD SM0.0 TODR VB200 然后通过MOV和转换指令,把PLC硬件时钟的时、分、秒 放入VW106、VW108、VW110中; LDW= VW106, 10 AW= VW108, 10 AW= VW450, 10 AW= VW412, 10 MOVW VW419, AC3 AENO IBCD AC3 AENO MOVB AC3, VB205 AENO TODW VB
  3. 所属分类:制造

    • 发布日期:2011-04-08
    • 文件大小:2048
    • 提供者:yhgyhgyhg
  1. DS12C887时钟芯片应用

  2. 时钟芯片DS12C887应用,时钟芯片DS12C887是一个可产生世纪时钟的高稳定时钟源,调电自动依靠内部电源运行
  3. 所属分类:C

    • 发布日期:2012-10-19
    • 文件大小:365568
    • 提供者:lmy05ok
  1. 系统时钟的简要

  2. 在STM32中,有五个时钟源,分别是为HSI、HSE、LSI、LSE、PLL。 HSI内部高速RC振荡时钟,8MHz;HSE,外部高速时钟,4M__16MHZ;LSI,内部低速RC 时钟,40KHZ;LSE外部低速时钟,32.768KHz;PLL锁相环倍频,由图可知,可以选择HSE/2、HSI/2、HSE,倍频系数可以是2——16,但是不要超过72MHz。
  3. 所属分类:C

    • 发布日期:2013-01-02
    • 文件大小:20480
    • 提供者:xinyang2100
  1. STM32时钟配置

  2. STM32时钟系统 在STM32中,有五个时钟源,为HSI、HSE、LSI、LSE、PLL。 ①HSI是高速内部时钟,RC振荡器,频率为8MHz。 ②HSE是高速外部时钟,可接石英/陶瓷谐振器,或者接外部时钟源,频率范围为4MHz~16MHz。 ③LSI是低速内部时钟,RC振荡器,频率为40kHz。 ④LSE是低速外部时钟,接频率为32.768kHz的石英晶体。 ⑤PLL为锁相环倍频输出,其时钟输入源可选择为HSI/2、HSE或者HSE/2。倍频可选择为2~16倍,但是其输出频率最大不得超过7
  3. 所属分类:硬件开发

    • 发布日期:2014-09-04
    • 文件大小:40960
    • 提供者:abb200628
  1. CPLD或FPGA开关量信号去抖动

  2. 自己写的程序,在CPLD上已调试通过,顶层是一个原理图文件,还有两个VHDL语言写的模块,一个用于内部时钟分频,一个用于去抖。
  3. 所属分类:硬件开发

    • 发布日期:2015-05-07
    • 文件大小:215040
    • 提供者:hama917
  1. HCS08内部时钟源模块深入研究

  2. 本文档将深入介绍内部时钟源模块(Internal Clock Source, ICS),该模块可以在部分HCS08 系列微控制器 中找到。对HCS08 MCU 来说, ICS 模块不但是一个非常 灵活的时钟源,而且对于该系列中更小、更低成本的MCU 来说非常经济。 ICS 包括锁频环、内部时钟参考、外部振荡器和时钟选 择子模块。这些子模块组合可以提供多种时钟模式和频 率,以满足任何应用的需要。 本应用笔记详细描述ICS 的7 种工作模式、ICS 模块 与其他HCS08 MCU 的内部时钟发生器
  3. 所属分类:硬件开发

    • 发布日期:2016-07-27
    • 文件大小:473088
    • 提供者:u010905728
  1. STM32F103C8T6_FreeRTOS_V10.0_RTC作为FreeRTOS时钟源_STOP模式实现tickless模式_14uA

  2. STM32F103C8T6_FreeRTOS_V10.0_RTC作为FreeRTOS时钟源_STOP模式实现tickless模式_14uA_内部晶振_RTT打印数据依旧可用
  3. 所属分类:其它

    • 发布日期:2019-01-26
    • 文件大小:1048576
    • 提供者:m0_37786120
  1. GD32f103内部晶振时钟配置文件.rar

  2. 文件内含system_stm32f10x.c和stm32f10x_rcc.c文件,替换工程中的这两个文件即可。程序适用于GD32F103系列单片机,经过GD32F103RCT6单片机实际测试。
  3. 所属分类:C

    • 发布日期:2019-07-06
    • 文件大小:14336
    • 提供者:qq_25186745
  1. STM32系统时钟和延迟函数初始化

  2. STM32有三种不同的时钟源可被用来驱动系统时钟(SYSCLK): 1:HSI振荡器时钟(内部时钟)2:HSE振荡器时钟 (外部时钟,即晶振所提供)3:PLL时钟(锁相环时钟)下面一起来看看
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:182272
    • 提供者:weixin_38717579
  1. 单片机里的时钟源有什么不同

  2. 振荡器由晶振、电容、电阻组成,部分还有电感,它以晶体频率产生脉冲序列。以英锐恩单片机为例,EN8F156便拥有稳定的时钟源。但不是所有单片机的时钟源都一样,由于每条指令在一定数量的时钟周期后执行,具体取决于单片机的架构。比如,有些人支持使用PLL电路在内部进一步提高时钟速率的能力。 目前,有许多类型的时钟源。可以使用简单的RC电路作为时钟源,但是它们并不精确,因为它们会随温度而发生变化。这类时钟源适用于正常处理和SPI等同步协议。但是对于UART/RS-232,这不是一个好的选择,因为
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:53248
    • 提供者:weixin_38669793
  1. 关于STM8S单片机低功耗应用中时钟源切换时的注意点。

  2. 一般正常运行时,我们使用的时HSE(外部高速时钟源),当准备进入低功耗时,我们会切换到内部高速时钟HSI(一般需要分频以降低功耗),关闭HSE(若不关闭就不会出现下面的问题,即不用看本文了)。当从低功耗退出,进入正常运行时,会切换HSE。 这时由于之前关闭了HSE,再次打开HSE时会需要一段时间才会ready,然后再由HSI切换到HSE。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:29696
    • 提供者:weixin_38604395
  1. BLE协议栈之RTC时钟

  2. BLE协议栈里有已经封装好的RTC时钟,时钟源可以是外部晶体振荡时钟也可以是内部RC时钟。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:54272
    • 提供者:weixin_38718413
  1. STM8L芯片启动时钟分频问题及发现

  2. 近日正在研究STM8L低功耗单片机,发现实际启动复位后的单片机时钟主频是16MHz(内部高速时钟源),可是其参考手册上所说明的却是“复位时钟为16MHz/8”即8分频后的时钟频率。也就是说理论上应该是2MHz。实践和资料发生了冲突,下一步就是试探着寻找原因。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:52224
    • 提供者:weixin_38699757
  1. HCS08内部时钟源(ICS)模块深入研究

  2. HCS08内部时钟源(ICS)模块深入研究
  3. 所属分类:硬件开发

    • 发布日期:2016-07-27
    • 文件大小:473088
    • 提供者:u010905728
  1. 飞思卡尔内部时钟源ICS

  2. 本文档将深入介绍内部时钟源模块(Internal Clock Source, ICS),该模块可以在部分HCS08 系列微控制器 中找到。对HCS08 MCU 来说, ICS 模块不但是一个非常 灵活的时钟源,而且对于该系列中更小、更低成本的MCU 来说非常经济
  3. 所属分类:嵌入式

    • 发布日期:2020-10-07
    • 文件大小:471040
    • 提供者:qq_37105835
  1. 模拟技术中的由振荡器生成精确时钟源的设计方案

  2. 导读:本文探讨了系统中精准时钟需求的重要性以及石英晶体振荡器如何成为此类应用的理想选择,另外详细分析了晶体振荡器存在的不同稳定性问题以及如何进行补偿。   数字逻辑已经成为当今所有电子电路的核心,无论是FPGA、微控制器、微处理器还是分立逻辑。数字系统采用必须互连在一起以执行所需功能的众多组件。确保此类数字系统正常运行的要素是实现所有数字组件之间通信以及在其之间建立同步的时钟信号。因此,我们始终需要一种源头来生成这种时钟信号。   信号源采用振荡器的形式。虽然当今大多数微控制器具有集成RC振
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:157696
    • 提供者:weixin_38687539
  1. 电子测量中的一种新颖的内外频标自适应式时钟源的设计

  2. 0 引 言   时钟技术在现代科学技术中有着广泛的应用。计量测试系统需要高精度的参考源,通信系统需要高精度的同步时钟作参考,以此来协调全网所有基站的工作。传统时钟源的内外频标切换是用检波器对外频标进行检波,用检波出来的信号去控制晶振的电源通断,从而实现切换。但这种传统的检波方式,只能对频标的有无进检波,无法检出参考的频率,而且要求内外频标的频率相等,因此,存在硬件电路复杂,需要外部控制,成本高等缺点。   本文设计的自适应式时钟源的内外频标切换采用软件检测和控制来适应5 MHz,10 MHz
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:256000
    • 提供者:weixin_38706824
  1. spi-vfd-clock:在vfd显示器和NanoPi上运行的简单时钟-源码

  2. 使用Python的VFD显示示例 我在这里使用的是NanoPi NEO2,但是任何具有Armbian和SPI接口的SBC都可以使用 硬件 显示模型:Noritake-Itron CU20045-UW5J数据表,足迹(Eagle)和3D模型在我的其他仓库中可用-Noritake 由于显示器使用的是3线SPI,而Pi使用的是4线,因此需要额外的步骤,请按照的接线教程进行,我也基于该教程进行编程。 VFD库是库和bob 在他的 中使用的库之间的。 对于PiHole显示器,我在他的超级简单的代码
  3. 所属分类:其它

    • 发布日期:2021-03-15
    • 文件大小:76800
    • 提供者:weixin_42122306
  1. 一种新颖的内外频标自适应式时钟源的设计

  2. 0 引 言   时钟技术在现代科学技术中有着广泛的应用。计量测试系统需要高精度的参考源,通信系统需要高精度的同步时钟作参考,以此来协调全网所有基站的工作。传统时钟源的内外频标切换是用检波器对外频标进行检波,用检波出来的信号去控制晶振的电源通断,从而实现切换。但这种传统的检波方式,只能对频标的有无进检波,无法检出参考的频率,而且要求内外频标的频率相等,因此,存在硬件电路复杂,需要外部控制,成本高等缺点。   本文设计的自适应式时钟源的内外频标切换采用软件检测和控制来适应5 MHz,10 MHz
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:350208
    • 提供者:weixin_38687277
  1. 由振荡器生成时钟源的设计方案

  2. 导读:本文探讨了系统中精准时钟需求的重要性以及石英晶体振荡器如何成为此类应用的理想选择,另外详细分析了晶体振荡器存在的不同稳定性问题以及如何进行补偿。   数字逻辑已经成为当今所有电子电路的,无论是FPGA、微控制器、微处理器还是分立逻辑。数字系统采用必须互连在一起以执行所需功能的众多组件。确保此类数字系统正常运行的要素是实现所有数字组件之间通信以及在其之间建立同步的时钟信号。因此,我们始终需要一种源头来生成这种时钟信号。   信号源采用振荡器的形式。虽然当今大多数微控制器具有集成RC振荡器
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:291840
    • 提供者:weixin_38619467
« 12 3 4 5 6 7 8 9 10 ... 22 »