您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 使用VHDL进行可变分频器设计

  2. 使用VHDL进行分频器设计,包括约翰逊计数器、普通计数器、奇偶分频器、半整数分频器、小数、分数、积分分频器设计
  3. 所属分类:硬件开发

    • 发布日期:2011-04-12
    • 文件大小:421888
    • 提供者:hhysf
  1. FPGA分数分频程序

  2. FPGA分数分频程序,带分析,很经典,VerilogHDL语言的
  3. 所属分类:硬件开发

  1. 使用VHDL进行各种分频器设计

  2. 本文使用实例描述了在FPGA/CPLD上使用VHDL进行分频器设计,包括偶数分频、非50%占空比和50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。
  3. 所属分类:硬件开发

    • 发布日期:2012-01-09
    • 文件大小:547840
    • 提供者:suelong2002
  1. clock divider

  2. 关于clock分频器的文档,其中详细的介绍了整数分频,分数分频的一些方法,是一片不可不读的技术文章
  3. 所属分类:硬件开发

    • 发布日期:2013-04-27
    • 文件大小:125952
    • 提供者:mips_arm
  1. 直接数字频率合成+白居宪编著 淘宝买的,网上找不到

  2. 一本好书,研究dds数字频率合成必读! 内容简介 《直接数字频率合成》共6章,比较全面、深入地讨论了DDS的理论与应用。主要内容包括DDS的基本概念、相位累加器、正弦查表、D/A变换器的噪声分析;拟周期脉冲删除;级数展开、连分式展开;DDS相位噪声和杂散产生的机理及其降低;DDS与PLL的组合;分数-N频率合成器原理;低噪声微波频率合成器的设计原理;新的DDS结构等。 《直接数字频率合成》的特点是:内容新,反映了现在的研究和发展水平;抓住问题的主要方面,把理论与应用结合在一起;可供无线电通信领
  3. 所属分类:嵌入式

    • 发布日期:2013-12-03
    • 文件大小:14680064
    • 提供者:weilei331
  1. matlab开发-脉冲响应变量描述分频器分频器

  2. matlab开发-脉冲响应变量描述分频器分频器。该函数计算离散时间传递函数到分数二阶低通滤波器。
  3. 所属分类:其它

    • 发布日期:2019-08-26
    • 文件大小:4096
    • 提供者:weixin_38743968
  1. 分频电路的设计.doc

  2. 本文档包含了非常全面的分频电路的设计,包括计算书分频、偶数分频、小数分频、分数分频等,希望对大家有所帮助
  3. 所属分类:讲义

    • 发布日期:2020-04-21
    • 文件大小:209920
    • 提供者:bujia44
  1. 改善分数分频锁相环合成器中的整数边界杂散状况

  2. 您曾设计过具有分数频率合成器的锁相环(PLL)吗?这种合成器在整数通道上看起来很棒,但在只稍微偏离这些整数通道的频率点上杂散就会变得高很多,是吧?如果是这样的话,您就已经遇到过整数边界杂散现象了 —— 该现象发生在载波的偏移距离等于到最近整数通道的距离时。
  3. 所属分类:其它

    • 发布日期:2020-08-03
    • 文件大小:46080
    • 提供者:weixin_38646645
  1. 元器件应用中的基于FPGA的通用数控分频器的设计与实现

  2. 摘要:本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA的通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。   1.引言   分频器是数字系统中非常重要的模块之一,被广泛应用于各种控制电路中。在实际中,设计人员往往需要将一个标准的频率源通过分频技术以满足不同的需求。常见的分频形式主要有:偶数分频、奇数分频、半整数分频、小数
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:224256
    • 提供者:weixin_38625143
  1. Linear推出集成型VCO的高性能分数N PLL LTC6948

  2. 导读:凌力尔特公司 (Linear Technology Corporation) 推出一款具6GHz+集成型VCO的高性能分数N PLL LTC6948.   LTC6948通过集成一个拥有具竞争力之相位噪声性能的VCO及所有的PLL组件 (包括一个基准分频器、相位-频率检测器、超低噪声充电泵、分数分频器、VCO输出分频器和缓冲器)降低了总体系统成本、设计复杂性和解决方案尺寸。LTC6948有4种版本,各具一个不同的VCO频段和可提供高达 6.39GHz的最快选项。VCO输出分频器可设定为1
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:133120
    • 提供者:weixin_38532629
  1. 基于FPGA的伺服驱动器分周比的实现

  2. 本文提出的分周比实现方法可以准确地将光电编码器输出的正交信号按照设定的分周比进行分频。通过设定分频比可以实现1~256倍的分频,甚至更 高。在实际系统中,还可以利用MCU通过总线在线配置分周比。假如要实现分数比例的分周比,也只需在本方案基础上稍加改进即可。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:324608
    • 提供者:weixin_38702339
  1. EDA/PLD中的基于FPGA的伺服驱动器分周比设计与实现

  2. 引 言   电动机是各类数控机床的重要执行部件。要实现对电动机的精确位置控制,转子的位置必须能够被精确的检测出来。光电编码器是目前最常用的检测器件。光电编码器分为增量式、绝对式和混合式。其中,增量式以其构造简单,机械寿命长,易实现高分辨率等优点,已被广泛采用。增量式光电编码器输出有A,B,Z三相信号,其中A相和B相相位相差90°,Z相是编码器的“零位”,每转只输出一个脉冲。在应用中,经常需要对A相、B相正交脉冲按照一定的比例,即分周比进行分频。分频的难点是,无论设定分周比是整数还是分数,分频后
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:267264
    • 提供者:weixin_38698433
  1. 电子测量中的Hittite发布集成型7GHz分数N频率合成器

  2. Hittite微波公司的HMC700LP4E是集成型分数N频率合成器新系列中的第一款, 它的应用范围很广,特别包括那些易受相位噪声与信号抖动影响的领域。这款分数N频率合成器创新使用了16位小数分频器、24位∑-△调制器、14位参考线路分配器,噪声极低的相位频率检测器(PFD)、一个精密受控的电荷泵,可通过读/写串行端口进行不同工作状态的切换。   此款产品的输出为6GHz、偏移量20kHz时,分数模式可提供-103dBc/Hz的标准相位噪声性能,转换成品质因数(FOM)为-223dBc。
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:45056
    • 提供者:weixin_38651445
  1. RFID技术中的基于∑-△调制小数分频技术的频率合成器MAX2150及其应用

  2. 1 引言   小数分频(F-N)频率合成器具有很高的输出频率分辨率,即使非常复杂的合成信号发生器也可采用较少的锁相环路甚至单环来实现。但是,F-N合成信号的频谱普遍存在固有且非常严重的相位杂散(又称为分数调制或相位调制)现象。这一问题可以采用∑-△变换较好地加以克服。   目前,基于∑-△小数分频技术的频率合成器专用器件已有多款问世,Maxim公司的MAX2150就是具有代表性的一款频率合成器。该器件以较高的性价比广泛应用于无线宽带系统、卫星上行链路、无线基站等系统。   2 基于∑-△
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:106496
    • 提供者:weixin_38733787
  1. 任意数值分频器的FPGA实现

  2. 本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的CycloneII系列EP2C5Q208C型FPGA芯片中实现后的仿真结果和测试结果,这些结果表明设计的正确性和可行性。分频器采用VHDL语言编程实现,用户可以自行设置分频器功能,这种分频器设计具有很强的实用性和可移值性。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:836608
    • 提供者:weixin_38551938
  1. 基于CPLD的伺服系统正交脉冲的分数分频

  2. 在交流伺服系统中,对电机编码器反馈的正交脉冲信号进行分频,并发送至上位机对构成全闭环系统非常必要。为了能够实现对编码器正交脉冲信号的分数分频,并保证分频得到的脉冲方向正确,数量符合要求,仍以正交形式反馈给上位机,本文研究了伺服系统中分数分频的基本原理及分频过程,采用Altera公司的QUARTUS II软件和CPLD产品EPM1270进行设计,通过软件仿真和实验测试,证明分频器在伺服系统中应用的可行性,有较强的工程应用价值。
  3. 所属分类:其它

    • 发布日期:2021-01-28
    • 文件大小:2097152
    • 提供者:weixin_38645862
  1. Linear推出集成型VCO的高性能分数N PLL LTC6948

  2. 导读:凌力尔特公司 (Linear Technology Corporation) 推出一款具6GHz+集成型VCO的高性能分数N PLL LTC6948.   LTC6948通过集成一个拥有具竞争力之相位噪声性能的VCO及所有的PLL组件 (包括一个基准分频器、相位-频率检测器、超低噪声充电泵、分数分频器、VCO输出分频器和缓冲器)降低了总体系统成本、设计复杂性和解决方案尺寸。LTC6948有4种版本,各具一个不同的VCO频段和可提供高达 6.39GHz的快选项。VCO输出分频器可设定为1至
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:129024
    • 提供者:weixin_38624437
  1. 基于FPGA的整数分周比实现方法

  2. 电动机是各类数控机床的重要执行部件。要实现对电动机的位置控制,转子的位置必须能够被的检测出来。光电编码器是目前常用的检测器件。光电编码器分为增量式、式和混合式。其中,增量式以其构造简单,机械寿命长,易实现高分辨率等优点,已被广泛采用。增量式光电编码器输出有A,B,Z三相信号,其中A相和B相相位相差90°,Z相是编码器的“零位”,每转只输出一个脉冲。在应用中,经常需要对A相、B相正交脉冲按照一定的比例,即分周比进行分频。分频的难点是,无论设定分周比是整数还是分数,分频后输出的A'相,B'相脉冲仍然
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:769024
    • 提供者:weixin_38707192
  1. 基于FPGA的伺服驱动器分周比设计与实现

  2. 引 言   电动机是各类数控机床的重要执行部件。要实现对电动机的位置控制,转子的位置必须能够被的检测出来。光电编码器是目前常用的检测器件。光电编码器分为增量式、式和混合式。其中,增量式以其构造简单,机械寿命长,易实现高分辨率等优点,已被广泛采用。增量式光电编码器输出有A,B,Z三相信号,其中A相和B相相位相差90°,Z相是编码器的“零位”,每转只输出一个脉冲。在应用中,经常需要对A相、B相正交脉冲按照一定的比例,即分周比进行分频。分频的难点是,无论设定分周比是整数还是分数,分频后输出的A'相,
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:372736
    • 提供者:weixin_38643269
  1. 基于∑-△调制小数分频技术的频率合成器MAX2150及其应用

  2. 1 引言   小数分频(F-N)频率合成器具有很高的输出频率分辨率,即使非常复杂的合成信号发生器也可采用较少的锁相环路甚至单环来实现。但是,F-N合成信号的频谱普遍存在固有且非常严重的相位杂散(又称为分数调制或相位调制)现象。这一问题可以采用∑-△变换较好地加以克服。   目前,基于∑-△小数分频技术的频率合成器专用器件已有多款问世,Maxim公司的MAX2150就是具有代表性的一款频率合成器。该器件以较高的性价比广泛应用于无线宽带系统、卫星上行链路、无线基站等系统。   2 基于∑-△
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:104448
    • 提供者:weixin_38597889
« 12 3 4 »