您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL硬件描述语言

  2. 全面地介绍了VHDL硬件描述语言的基本知识和利用VHDL进行数字电路系统设计的方法。全书共分13章:第1-6章主要介绍VHDL语言的基本语法知识;第7-9章介绍利用VHDL设计组合逻辑电路和时序逻辑电路(包括状态机)的基本方法;第10、11章简单扼要地介绍了VHDL设计中的仿真和综合的内容;第12章介绍ALTERA公司的MAX+PLUSII开发工具的使用;第13章给出了3个VHDL层次性设计的实例,以进一步提高读者学习和使 VHDL的能力。本书注重基础知识的介绍,力求向读者系统地讲解VHDL硬
  3. 所属分类:嵌入式

    • 发布日期:2009-06-06
    • 文件大小:7340032
    • 提供者:chenfengde
  1. 基于FPGA的异步串行通信控制器的设计与实现.pdf

  2. 】本论文采用VHDL语言描述硬件功能,利用Altera公司的FPGA芯片,采用模块化设计方法设计UART(通用异步收发 器)的各个模块,在QuartuslI和ModelSim环境下进行设计、编译、仿真和下载。而上位机利用VC6.0实现PC机与UART的通信。 最后的通信测试表明系统数据完全正确。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-04
    • 文件大小:235520
    • 提供者:whlwa
  1. 基于FPGA的电梯控制器VHDL

  2. 介绍了基于FPGA的电梯控制器的总体设计方案,阐述了其内部功能模块的工作原理,基于状态机的原理,利用VHDL语言对各功能模块进行了编程、编译、仿真,并下载到实验箱上进行了验证。结果表明,该电梯控制器按照方向优先的原则可为四个楼层提供载客服务,并具有电梯运行情况指示功能。文中使用的设计方法不仅简化了电路设计、节约了设计成本,而且提高了控制器的可靠性、稳定性和灵活性。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-10
    • 文件大小:162816
    • 提供者:xjxiejie
  1. 6层电梯控制器VHDL

  2. 介绍了基于FPGA的电梯控制器的总体设计方案,阐述了其内部功能模块的工作原理,基于状态机的原理,利用VHDL语言对各功能模块进行了编程、编译、仿真,并下载到实验箱上进行了验证。结果表明,该电梯控制器按照方向优先的原则可为四个楼层提供载客服务,并具有电梯运行情况指示功能。文中使用的设计方法不仅简化了电路设计、节约了设计成本,而且提高了控制器的可靠性、稳定性和灵活性。
  3. 所属分类:硬件开发

    • 发布日期:2010-01-10
    • 文件大小:40960
    • 提供者:xjxiejie
  1. 基于FPGA的数字秒表设计

  2. 本科生毕业论文(设计)开题报告书 题 目: 基于FPGA的数字秒表设计 学生姓名: *********** 学 号: ********** 专业班级: 自动化******班 指导老师: ************ 2010年 3 月 20 日 论文(设计)题目 ISP技术及其应用研究 课题目的、意义及相关研究动态: 课题设计的主要目的:运用所学的数字电子技术的基本知识和数字电子电路的设计方法,将数字电子技术的基础知识与EDA技术有机地联系起来,EDA电子仿真软件的仿真功能强大,具有完备的文件库,
  3. 所属分类:嵌入式

    • 发布日期:2010-06-16
    • 文件大小:747520
    • 提供者:sanpao2010
  1. 基于FPGA的电子密码锁的设计与实现

  2. 在电子技术飞速发展的今天,具有防盗报警等功能的电子密码锁代替弹子锁和密码量少,安全性差的机械式密码锁已是必然趋势。随着电子技术的发展,电子密码锁的设计也在不断地发展,有传统的PCB板设计、用PLC设计或者用单片机设计等。其中,使用较多的是基于单片机技术的设计。以单片机为主要器件, 其编码器与解码器的生成为软件方式。在实际应用中, 由于程序容易跑飞, 系统的可靠性能较差。而用VHDL可以更加快速、灵活地设计出符合各种要求的密码锁,优于其他设计方法。 本文介绍的是一种基于现场可编程门阵列FPGA
  3. 所属分类:硬件开发

    • 发布日期:2011-03-06
    • 文件大小:1048576
    • 提供者:sky56boy
  1. 基于AVR单片机和FPGA的出租车计费系统

  2. 基于AVR单片机和FPGA的出租车计费系统 摘 要 随着出租车行业的发展,对出租车计费器的要求也越来越高,用户不仅要求计费器性能稳定、计费准确,同时还要求有更多的功能。传统出租车计费器多数由单片机实现,存在功能少,升级繁琐等问题。基于MCU和FPGA的出租车计费器可以解决电子系统小型化、低功耗、高可靠性等问题,而且可以实现更多的功能和扩展需求,大大增强系统的可靠性。AVR单片机和Altera公司的FPGA都支持在线升级,使系统维护变的非常简单。特别是对小批量、多品种的产品需求,基于MCU和FP
  3. 所属分类:专业指导

    • 发布日期:2011-03-19
    • 文件大小:2097152
    • 提供者:hechishiyu1
  1. 基于EDA的数字电压表的设计

  2. 该设计通过对FPGA芯片进行VHDL语言编程并在EDA实验箱上进行调试,实现了数字电压表的基本功能。首先,通过状态机方法对ADC0809进行采样控制,然后把采样信号转换为BCD码。在对信号进行译码之后,通过三位数码管进行显示。 本设计利用了VHDL强大的电路描述和建模能力,从而大大简化了硬件设计任务,提高了设计效率。
  3. 所属分类:教育

    • 发布日期:2011-05-23
    • 文件大小:730112
    • 提供者:zjb198731
  1. 基于FPGA的DDS信号发生器

  2. 【摘要】介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。 【关键词】 直接数字频率合成(DDS); 现场可编程逻辑器件(FPGA);硬件描述语言(VHDL); 【前言】随着数字技术在仪表和通信系统中的广泛应用,一种从参考频率源生成多种频率的数字控制方法应运而生,这种技术被称为直接数字合成(
  3. 所属分类:其它

    • 发布日期:2011-07-21
    • 文件大小:123904
    • 提供者:luck_dragon
  1. FPGA入门文档

  2. FPGA入门文档通过本项目,利用VHDL语言完成一个基于FPGA的三人表决器设计, 并下载到FPGA中进行验证,达到以下要求 1 掌握EDA技术基本概念 2 熟悉基于FPGA的EDA设计流程。 3 了解CPLD/FPGA的内部结构 4 了解QuartusII 软件的基本使用方法 5 了解VHDL语言的基本结构
  3. 所属分类:硬件开发

    • 发布日期:2012-05-30
    • 文件大小:926720
    • 提供者:xinghai5000
  1. 智能扫地机VHDL FPGA

  2. 模拟智能扫地机的设计 学号:61010122 姓名:吴细老 1、 申请题目:模拟智能扫地机设计  题目,命题描述(5号宋体) 一. 扫地地图基本制作 1. 设定扫地范围地图,由键盘画图,随意画出一个任意形状图来作为扫地区域。画完图后,按下键后,扫描刚画出来的区域。将扫描所用的时间记录下来作为此次扫地的基本时间。这个时间可以用来自动的扫地机的关闭时间。 2. 测量环境湿度和温度,模拟方法是通过键盘直接设定环境温度和湿度,设定完成后自动形成一个系数,该系数用来控制扫地机的扫地速度,越脏扫描的时间
  3. 所属分类:硬件开发

    • 发布日期:2012-07-12
    • 文件大小:4194304
    • 提供者:wuxilao
  1. 出租车计费器设计

  2. 本设计是一种采用FPGA芯片进行出租车计费器,主要分为分频模块、计量模块、计费模块、控制模块等模块,利用FPGA的可编程性,简洁又多变的设计方法,缩短了研发周期。主要采用了FPGA芯片,使用VHDL语言进行编程,使其具有了更强的移植性,更加利于产品的升级。
  3. 所属分类:其它

    • 发布日期:2013-03-15
    • 文件大小:591872
    • 提供者:linguodeguo
  1. 电梯控制器VHDL程序与仿真

  2. 介绍了基于FPGA的电梯控制器的总体设计方案,阐述了其内部功能模块的工作原理,基于状态机的原理,利用VHDL语言对各功能模块进行了编程、编译、仿真,并下载到实验箱上进行了验证。结果表明,该电梯控制器按照方向优先的原则可为四个楼层提供载客服务,并具有电梯运行情况指示功能。文中使用的设计方法不仅简化了电路设计、节约了设计成本,而且提高了控制器的可靠性、稳定性和灵活性。
  3. 所属分类:嵌入式

    • 发布日期:2008-12-28
    • 文件大小:163840
    • 提供者:hello_m_m
  1. 基于现场可编程门阵列的数控延时器的设计

  2. 本文详细介绍了利用VHDL硬件描述语言结合FPGA设计一种数控延时器的方法,讨论了延时范围,分析了延时误差,该延时器的设计旨在和DSP相结合实现对延时信号的处理。随着EDA技术的飞速发展。使用硬件描述语言设计FPGA是电子设计人员应该掌握的一门技术。同时,将DSP和FPGA技术相结合是进行数字信号处理的一种趋势。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:66560
    • 提供者:weixin_38751905
  1. RS编码器的优化设计及FPGA实现

  2. 引言Reed-Solomon码首先是由Reed和Solomon两人于1960年提出来的,简称为RS码。这是一类具有很强纠错能力的多进制BCH码,既能纠正随机错误,也能纠正突发错误,也是一类典型的代数几何码。RS码一直以来都是国际通信领域研究的热点之一。本文以战术军用通信系统的首选码RS(31,15)码为例,对生成多项式进行了优化,并采用查表法的原理极大地提高了编码器运算数据的能力,缩短了运算周期,最终利用VHDL语言编译,在FPGA中实现,得到了正确的RS编译码。1RS编码原理能纠正t个错误的R
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:697344
    • 提供者:weixin_38678394
  1. 消费电子中的基于FPGA的数字日历设计

  2. 基于FPGA 设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等问题。而且,基于FPGA 的数字日历与传统系统相比,在设计灵活、开发速度、降低成本、计时精度、功能实现上都得到大幅度提升,能够更好地满足人们日常生活的需要。   本文介绍如何利用VHDL 硬件描述语言设计一个具有年、月、日、星期、时、分、秒计时显示功能,时间调整功能和整点报时功能的数字日历。在Quartus Ⅱ开发环境下,采用自顶向下
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:331776
    • 提供者:weixin_38688403
  1. 基于VHDL的汉明码编解码器实现

  2. 介绍了汉明码的原理,分析了汉明码编码、解码电路设计思路。利用VHDL语言设计(7,4)汉明码编解码器并通过Quartus II仿真平台进行仿真验证,最后下载到FPGA芯片EP1K30QC208-2实现了汉明码编解码电路。仿真及实验结果证明,该方法实现的汉明码编解码电路方案正确,并具有速度快、修改方便、可移植性好等优点。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:314368
    • 提供者:weixin_38504687
  1. 从赛灵思FPGA设计流程看懂FPGA设计

  2. 利用XilinxISE软件开发FPGA的基本流程包括代码输入、功能仿真、综合、综合后仿真、实现、布线后仿真与验证和下班调试等步骤。如下图所示。FPGA的设计可以直接画原理图,但是这种方法在比较复杂的系统的情况下,原理图相当复杂,所以慢慢被淘汰,ISE保留这一功能。现在FPGA的设计输入主要是Verilog和VHDL硬件语言。Verilog语言语法简单,在亚洲区域使用比较广泛;VHDL被IEEE和美国国防部确认为标准硬件描述语言,在欧洲区域比较常见。在基本的FPGA模块编写完成后,要使用仿真工具对
  3. 所属分类:其它

    • 发布日期:2021-02-24
    • 文件大小:361472
    • 提供者:weixin_38530211
  1. 利用VHDL语言进行FPGA设计的方法

  2. 利用VHDL语言进行FPGA设计的方法、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:128000
    • 提供者:weixin_38715019
  1. 基于FPGA的运动估计设计

  2. 利用功能强大的FPGA实现视频图像的一种运动估计设计,采用的搜索方法是三步搜索法。在进行方案设计时,本文采用了技术比较成熟的VHDL语言进行设计,并使用Quartus II软件进行时序仿真。由仿真结果可知,无论是在功能的实现上还是在搜索的准确性、高效性以及FPGA片上资源的利用率上,本设计方案都具有明显的优越性。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:870400
    • 提供者:weixin_38631049
« 12 3 »