您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 功耗估计器

  2. Xilinx 功耗估计器工具可以轻松为您计算功耗优势。 我们将提供基于电子数据表的产品专用功耗估算工具,从而为您提供准确、简便易用的方法来快速进行新一代设计的功耗建模。
  3. 所属分类:其它

    • 发布日期:2013-03-04
    • 文件大小:582656
    • 提供者:pslyunhai3255
  1. CMOS电路的功耗分析及基于PSPICE模拟的功耗估计

  2. 在超大规模集成电路( VLSI) 设计中, 随着深亚微米技术的应用、芯片集成度的不断提高以及 系统工作频率的加快, 均导致了集成电路的功耗越来越大. 而功耗的增大, 一方面影响了依赖电池 供电的便携式设备的使用, 另一方面芯片的过热也使系统的可靠性降低. 这使得低功耗设计技术日 益成为VLSI 设计者关注的热点. 美国半导体工业联合会在1992 年已确认低功耗技术是当前集成 电路设计的一个紧急技术需要。
  3. 所属分类:专业指导

    • 发布日期:2013-04-10
    • 文件大小:236544
    • 提供者:u010238220
  1. 7_Series_XPE_2013_2.xlsm

  2. Xilinx 功耗估计器 ,通过这个软件可以方面的计算Xilinx 器件的功耗。
  3. 所属分类:硬件开发

    • 发布日期:2013-12-09
    • 文件大小:2097152
    • 提供者:u013093902
  1. SOC芯片低功耗设计

  2. 文章首先阐述了本课题的研究背景,并对片上系统芯片和CITE32作了总体 介绍;之后综述了低功耗技术研究的发展及现状,从动态功耗!静态功耗两大方 面对CMOS电路功耗进行了详细的研究,从各种功耗来源入手,通过对其相应的 功耗模型进行分析,并结合实际工程应用,给出了实用的功耗估计的方法和优化 方法"然后,文章具体针对CITE32芯片的设计工作,提出了实用的低功耗设计 方案,并给出了芯片模拟仿真实验数据"作为主要的创新性工作,本文针对SOC 芯片设计层次化的特点,提出了一种面向芯核设计的集成电路层次
  3. 所属分类:硬件开发

    • 发布日期:2014-07-07
    • 文件大小:3145728
    • 提供者:ganyu_777
  1. 低功耗设计综述.PDF

  2. 2.1功耗估计技术 2.2动态功耗优化技术 2.3静态功耗优化技术 2.4低功耗处理器设计 2.5其他低功耗问题
  3. 所属分类:Java

    • 发布日期:2009-03-24
    • 文件大小:296960
    • 提供者:pishun
  1. 分七步估算最坏情况下FPGA的功耗

  2. 本文分7步全面讲述了FPGA的功耗估计计算。在进行通信领域或者电子领域的研发过程中所使用的FPGA开发工具,对其进行功耗估计是必不可少的一个步骤。这是个很全面的功耗估计的文档,考虑到了各种情况。
  3. 所属分类:硬件开发

    • 发布日期:2018-04-19
    • 文件大小:2097152
    • 提供者:qq_39290651
  1. 低功耗CMOS电路设计

  2. 《低功耗CMOS电路设计》着重叙述低功耗电路设计,包括工艺与器件、逻辑电路以及CAD设计工具三个方面的内容。在工艺器件方面,描述了低功耗电子学的历史、深亚微米体硅SOI技术的进展、CMOS纳米工艺中的漏电、纳米电子学与未来发展趋势、以及光互连技术;在低功耗电路方面,描述了深亚微米设计建模、低功耗标准单元、高速低功耗动态逻辑与运算电路、以及在结构、电路、器件的各个层面上的低功耗设计技术,包括时钟、互连、弱反型超低功耗设计和绝热电路;在低功耗CAD设计工具方面,描述了功耗模型与高层次功耗估计,国际
  3. 所属分类:硬件开发

    • 发布日期:2018-11-20
    • 文件大小:35651584
    • 提供者:huwanggg
  1. SOC芯片低功耗设计及功耗估计若干问题研究.pdf

  2. SOC芯片低功耗设计及功耗估计若干问题研究.pdf
  3. 所属分类:电信

    • 发布日期:2020-05-03
    • 文件大小:5242880
    • 提供者:qq_37770960
  1. 帝国理工大学低功耗设计讲义

  2. 讲义很简单,估计是PPT转过来的,有兴趣的可以看看
  3. 所属分类:专业指导

    • 发布日期:2010-09-15
    • 文件大小:455680
    • 提供者:mickey_czy
  1. CMOS设计中从电路到寄存器传输级的功耗分析

  2. 由于电路设计中功耗参数的重要性,故EDA工具需要对设计进行功耗估算。功耗的估算比电路面积的估计甚至是延时的估计复杂得多,因为功耗不仅与电路结构有关,而且也与信号的活性有关。首先讨论了CMOS电路中的功耗分量,然后讨论了如何在不同设计的抽象层次上对这些功耗分量进行估算。
  3. 所属分类:其它

    • 发布日期:2020-07-04
    • 文件大小:911360
    • 提供者:weixin_38557670
  1. 解析FPGA的低功耗设计

  2. 本文为大家介绍了一些关于功耗估计和如何进行低功耗设计的知识。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:80896
    • 提供者:weixin_38720653
  1. 集成电路功耗估计及低功耗设计综述

  2. 本文针对集成电路低功耗进行了全面的分析,通过对功率损耗的产生以及功率损耗对集成电路的危害,提出了集成电路功率损耗的估算方式,并且给出了估算的公式,可以通过最快的速度对集成电路功耗进行估算。
  3. 所属分类:其它

    • 发布日期:2020-08-12
    • 文件大小:97280
    • 提供者:weixin_38716081
  1. 解析FPGA低功耗设计

  2. 以下是笔者在这比较短的时间内学习到的一些关于功耗估计和如何进行低功耗设计的知识。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:366592
    • 提供者:weixin_38632797
  1. OFDM系统中存在IQ不平衡时的时域频偏估计算法

  2. 载波频偏是制约OFDM系统性能的重要因素。直接变频收发信机以其集成化、低功耗、低成本的优点得到广泛应用,但由于其射频前端模拟器件的不理想性会引入IQ不平衡,使估计算法性能下降。针对存在IQ不平衡时的载波频偏估计问题,一种新的基于训练序列的时域CFO估计算法被采用。该算法采用QAM调制的PN序列作为训练序列,根据PN序列良好的自相关性和QAM信号的正则特性,利用接收信号与本地训练序列做互相关得到频偏估计。仿真结果表明,与现有算法相比,所提算法对IQ不平衡稳健性好,且具有良好的估计精度。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:512000
    • 提供者:weixin_38564826
  1. EDA/PLD中的解析FPGA低功耗设计

  2. 在项目设计初期,基于硬件电源模块的设计考虑,对FPGA设计中的功耗估计是必不可少的。笔者经历过一个项目,整个系统的功耗达到了100w,而单片FPGA的功耗估计得到为20w左右,有点过高了,功耗过高则会造成发热量增大,温度高最常见的问题就是系统重启,另外对FPGA内部的时序也不利,导致可靠性下降。其它硬件电路的功耗是固定的,只有FPGA的功耗有优化的余地,因此硬件团队则极力要求笔者所在的FPGA团队尽量多做些低功耗设计。笔者项目经历尚浅,还是第一次正视功耗这码事儿,由于项目时间比较紧,而且xili
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:323584
    • 提供者:weixin_38726007
  1. 针对低功耗的设计

  2. 当涉及到计算运营成本和电信基础设施项目的碳足迹时,功耗成为一个越来越重要的变量。例如,在美国平均每个满负荷3G基站的费用大约为1600美元/年,或在欧洲大约为3200美元/年。这表明,一个典型的欧洲运营商运行2万个基站会消耗58MW功率,折算为每年6200万美元左右。除了这些费用,每个基站的功耗估计为每年每个基站有11吨二氧化碳的排放量。对于这些运营商,功耗就是成本。 FPGA已经成为基站结构的最重要的组成部分之一,所以人们关注FPGA的焦点是使功耗降至最低。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:118784
    • 提供者:weixin_38500709
  1. 基于超宽带脉冲信号的时/频域信道估计

  2. 1 引言   近年来,超宽带技术在工业应用和研究领域均受到广泛关注。超宽带技术具有高数据传输率、低功耗、低成本、强的抗多径效应等特点,是当前公认的未来无线个域网应用的主流技术。不同与传统窄带无线系统的传输信号,超宽带信号是具有很大带宽的离散脉冲流,脉冲周期极小,因此多径衰落信道下超宽带系统拥有大量的可分辨的径分量,有利于能量分集接收。在实际情况中,每个多径分量对于传输中遇到的反射、衍射和散射等现象较传统窄带系统更加敏感,这对信道估计算法提出更高要求,因此基于超宽带脉冲信号的信道估计算法是超宽带
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:301056
    • 提供者:weixin_38620314
  1. 嵌入式系统/ARM技术中的嵌入式系统面向低功耗的协同设计

  2. 摘要:在系统设计中,低功耗系统或低功耗协同设计系统并没作为一个整体在当前的研究中得到充分的重视。本文阐述在系统级设计中功耗的重要性,综述硬件低功耗、软件低功耗和通信低功耗的设计方法,并给出实现低功耗设计的一种可行方法。 关键词:协同设计 硬件低功耗 软件低功耗 功耗估计1 概述对于当今的各种电子设备尤其是嵌入式系统来说,功耗是一个非常重要的问题。系统部件产生的热量和功耗成比例,为解决散热问题而采取的冷却措施进一步增加了整个系统的功耗。为了得到最好的结果,在设计初级阶段就要尽可能地考虑低功耗
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:95232
    • 提供者:weixin_38534352
  1. 电荷泵锁相环系统级功耗估计

  2. 电荷泵锁相环系统级功耗估计
  3. 所属分类:其它

    • 发布日期:2021-03-15
    • 文件大小:1048576
    • 提供者:weixin_38517892
  1. 解析FPGA低功耗设计

  2. 在项目设计初期,基于硬件电源模块的设计考虑,对FPGA设计中的功耗估计是必不可少的。笔者经历过一个项目,整个系统的功耗达到了100w,而单片FPGA的功耗估计得到为20w左右,有点过高了,功耗过高则会造成发热量增大,温度高常见的问题就是系统重启,另外对FPGA内部的时序也不利,导致可靠性下降。其它硬件电路的功耗是固定的,只有FPGA的功耗有优化的余地,因此硬件团队则极力要求笔者所在的FPGA团队尽量多做些低功耗设计。笔者项目经历尚浅,还是次正视功耗这码事儿,由于项目时间比较紧,而且xilinx方
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:369664
    • 提供者:weixin_38747211
« 12 3 4 5 6 »