您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 组成原理 课程设计 (软件仿真 VHDL 语言) 源码+报告

  2. 一.设计框图及功能分析 3 1.模块设计主框图 3 2.各模块功能设计 3 二.乘法模块详细设计 4 1.实现流程图 4 2.原码一位乘实现设计 4 4.累加操作实现 5 三.除法模块详细设计 6 1.实现流程图 6 2.原码加减交替法实现过程 7 3.移位操作与累加操作 7 4.求补操作实现 7 四.仿真过程及仿真结果 7 1.乘法仿真截图 7 2.除法仿真截图 9 五.设计心得 10 附:仿真源代码(包括vhd源文件(.vhd)和仿真激励文件(.do)) 10
  3. 所属分类:嵌入式

    • 发布日期:2009-07-04
    • 文件大小:106496
    • 提供者:agathe
  1. C语言高级编程技术-最爱欢迎的的编程语言之一

  2. 高级编程技术 介绍如何利用 TC 系统所提供的相关函数实现菜单设计、图形绘制、动画的播放、乐曲 的演奏、汉字的显示、图片的显现等技术,在讲述时,以问题-解答的方式来逐渐阐明。 1 文本的屏幕输出和键盘输入........................................................................................... 1 1.1 文本的屏幕输出..........................................
  3. 所属分类:C

    • 发布日期:2009-07-22
    • 文件大小:345088
    • 提供者:randychenzc
  1. PHP linux jsapache php5 案例讲解

  2. 1.本书1、3~10、12~19章所附代码的运行环境 服务器Apache 2.0及以上版本 数据库采用MySQL 4.0.14 及以上版本 PHP采用PHP 4.3及以上版本 2.本书所附光盘范例 第1章(/01/) code1_1.html HTML标签代码 code1_2.html HTML文档注释 code1_3.html 字体格式 code1_4.html 段落标记符号 code1_5.html 无序号列表 code1_6.html 有序号列表 code1_7.html 文本和图像的位
  3. 所属分类:PHP

    • 发布日期:2010-08-16
    • 文件大小:2097152
    • 提供者:zhanghong86
  1. 51单片机C语言编程基础及实例

  2. 文库帮手网 www.365xueyuan.com 免费帮下载 百度文库积分 资料 本文由pengliuhua2005贡献 doc文档可能在WAP端浏览体验不佳。建议您优先选择TXT,或下载源文件到本机查看。 51 单片机设计跑马灯的程序用(c 语言)编写 P1 口接 8 个发光二极管共阳,烧入下面程序 #include unsigned char i; unsigned char temp; unsigned char a,b; void delay(void) { unsigned char
  3. 所属分类:嵌入式

    • 发布日期:2011-04-19
    • 文件大小:34816
    • 提供者:hongsekexuejia
  1. 不恢复余数法(加减交替法)除法器

  2. 不恢复余数法(加减交替法)除法器 不恢复余数法(加减交替法)除法器
  3. 所属分类:C/C++

    • 发布日期:2011-06-23
    • 文件大小:8192
    • 提供者:rainbowcatchd
  1. 计算机组成原理之运算器模拟(C/C++实现)

  2. 中国科学技术大学,计算机组成原理实验。用C/C++语言实现计算机内部,运算器基本算术运算和逻辑运算,包括:原码一位乘法、补码一位乘法(Booth)、原码加减交替除法、补码加减交替除法、逻辑左右移位、逻辑与、逻辑或、逻辑非、逻辑异或。由控制器从ins_input.txt文件中读取操作指令,并且将指令运算结果输出到屏幕上,output.txt中记录部分运算过程和结果。用Visual C++ 6.0直接打开main.cpp并执行即可。ins_put.txt为数据输入,head.h为头文件,Ctrl.
  3. 所属分类:C/C++

    • 发布日期:2011-09-09
    • 文件大小:6144
    • 提供者:xlsmw111
  1. 4除4加减交替法阵列除法器的设计实验报告

  2. 阵列除法器是一种并行运算部件,采用大规模集成电路制造,与早期的串行除法器相比,阵列除法器不仅所需的控制线路少,而且能提供令人满意的高速运算速度。阵列除法器有多种形式,如不恢复余数阵列除法器、补码阵列除法器等等本实验设计的是加减交替阵列除法器。
  3. 所属分类:专业指导

    • 发布日期:2011-10-18
    • 文件大小:699392
    • 提供者:kellycndn
  1. 基于加减交替法除法器FPGA设计与实现

  2. 基于加减交替法除法器FPGA设计与实现!
  3. 所属分类:硬件开发

    • 发布日期:2011-12-02
    • 文件大小:172032
    • 提供者:sqxziverson
  1. 基于加减交替法除法器的FPGA设计与实3现.pdf

  2. 基于加减交替法除法器的FPGA设计与实3现.pdf
  3. 所属分类:互联网

    • 发布日期:2011-12-30
    • 文件大小:570368
    • 提供者:lisizhe1989
  1. c++经典编程题

  2. 1. 给定等式 A B C D E 其中每个字母代表一个数字,且不同数字对应不 D F G 同字母。编程求出这些数字并且打出这个数字的 + D F G 算术计算竖式。 ─────── X Y Z D E Z = 45 –a-b-c-d-e-f-x-y;1+2+3+4….+9 = 45; 2. A、B、C、D、E五名学生有可能参加计算机竞赛,根据下列条件判断哪些 人参加了竞赛: (1)A参加时,B也参加; (2)B和C只有一个人参加; (3)C和D或者都参加,或者都不参加; (4)D和E中至少有
  3. 所属分类:C/C++

    • 发布日期:2012-01-04
    • 文件大小:63488
    • 提供者:mei_liang
  1. fpga 实现4位除法器

  2. 运用加减交替法,通过输入4位被除数以及4位除数,从而输出4位的商。
  3. 所属分类:数据库

    • 发布日期:2012-03-22
    • 文件大小:12288
    • 提供者:sean_xjx
  1. 精通PHP5应用开发 源代码

  2. 《精通PHP5应用开发》配套光盘源码实例 目录: 第1章(/01/) code1_1.html HTML标签代码 code1_2.html HTML文档注释 code1_3.html 字体格式 code1_4.html 段落标记符号 code1_5.html 无序号列表 code1_6.html 有序号列表 code1_7.html 文本和图像的位置关系 code1_8.html 锚点和链接 code1_9.html 复杂的表格 code1_10.html 综合实例页面 第3章(/ 03/)
  3. 所属分类:PHP

    • 发布日期:2012-07-11
    • 文件大小:1048576
    • 提供者:ibmfahsion
  1. 加减交替法

  2. 设计并实现了一种基于加减交替法的除法电路, 着重介绍除法器的工作原理, 给出了除法器的电路结构。
  3. 所属分类:硬件开发

    • 发布日期:2012-08-30
    • 文件大小:567296
    • 提供者:sunxiaolitsxy
  1. 组原课设-加减交替法定点原码一位除法器设计

  2. 计算机组成原理课程设计 加减交替法定点原码一位除法器
  3. 所属分类:讲义

    • 发布日期:2017-07-19
    • 文件大小:968704
    • 提供者:yangzhenpu
  1. 加减交替法定点原码一位除法器

  2. 定点除法运算有两种不同的实现方法,一种是恢复余数法,即在运算过程中,必须先算减法,若余数为正,才知道够减,若余数为负,则知道不够减,不够减时必须恢复原来的余数,以便再继续往下运算。另一种是不恢复余数法,又称加减交替法,此次设计即是采用加减交替法来实现四位二进制数的定点原码一位除法。
  3. 所属分类:软件测试

    • 发布日期:2017-12-30
    • 文件大小:675840
    • 提供者:qq_41549357
  1. 补码除法补码一位除法,采用加减交替法

  2. 用的算法为定点补码一位除法,采用加减交替法,补码除法的符号位和数值部分是一起参与运算的,因此在算法上不像原码除法那样直观,主要解决三个问题:(1)如何确定商值;(2)如何形成商符;(3)如何获得新的余数。
  3. 所属分类:数据库

    • 发布日期:2018-01-07
    • 文件大小:1048576
    • 提供者:qq_36790878
  1. 计算机组成原理 期末复习资料整理 内含重要知识以及习题方法总结

  2. 计算机组成原理 期末复习资料整理 内含重要知识以及习题方法总结 超前进位思想 加减交替法 加减法溢出 主控制器 程序控制器 指令 微指令 微命令 微程序 程序 指令的执行过程.....................................
  3. 所属分类:讲义

    • 发布日期:2018-07-22
    • 文件大小:13631488
    • 提供者:sinat_38165597
  1. 1.4【计算机组成与体系结构】考点汇总(共43页).pdf

  2. 对电网应聘人员:计算机专业的笔试相关内容TCPU=In×CPI×TC In执行程序中指令的总数 CPI执行每条指令所需的平均时钟周期数 T时钟周期时间的长度 3.MIPS、 MFLOPS (1) MIPS MIPS (Million Instructions Per Second MIPS=In/(Te×106) In/(In×CPI×Tc×106) Rc/(CPI×106) Te:执行该程序的总时间 In:执行该程序的总指令数 Rc:时钟周期Tc的到数 MIPS只适合评价标量机,不适合评价向量
  3. 所属分类:电信

    • 发布日期:2019-09-03
    • 文件大小:422912
    • 提供者:madam001
  1. 加减交替法定点原码一位除法器设计.rar

  2. 加减交替法又称不恢复余数法,可以认为是恢复余数法的一种改进算法。当某一次求得的差值(余数Ri)为负时,不恢复它,继续求下一位的商,但用加上除数(+[—Y]补)的办法来取代(-Y)的操作,其他操作依然不变。即: (1)当余数为正时,商上“1”,求下一位商的办法是余数左移一位,再减去除数; (2)当余数为负数时,商上“0”,求下一位商的办法是余数左移一位,再加上除数。 (3)这种方法不用恢复余数,但若最后一次上商 为“0”,而又需要得到正确的余数,则在这最后一次仍需恢复余数。
  3. 所属分类:其它

    • 发布日期:2020-07-11
    • 文件大小:721920
    • 提供者:u012429555
  1. 计算机组成原理运算器之加减交替法.txt

  2. 本资源里面有对运算器的定点数加减交替法有详细的解答步骤,需要的可以下载自行研究,另外本资源在我的博客上也是存在的。欢迎前往访问。https://blog.csdn.net/libo_dian/article/details/111234899
  3. 所属分类:其它

    • 发布日期:2020-12-15
    • 文件大小:3072
    • 提供者:libo_dian
« 12 »