点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 加减可逆
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
74系列芯片资料 74564 TTL 八位三态反相输出D触发器
4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
所属分类:
嵌入式
发布日期:2009-05-02
文件大小:122880
提供者:
codychang
74系列IC带管脚图
4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
所属分类:
嵌入式
发布日期:2009-07-26
文件大小:703488
提供者:
yan131423yong
74系列芯片名称及解释
74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
所属分类:
嵌入式
发布日期:2009-07-27
文件大小:11264
提供者:
txwlltt
74LS系列集成块功能介绍
74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
所属分类:
其它
发布日期:2010-03-29
文件大小:14680064
提供者:
xue041480
电子技术课程设计报告要求-限时发言时间提示器
为尽善尽美完成限时发言提示器的复杂功能,本设计电路分为时钟脉冲电路、预置时间电路、倒(正)计时控制电路、显示电路、门电路比较控制电路、提示信号发生电路六个部分。采用三个74LS160十进制计数器和适当的门电路完成预置时间控制,使其在3至30分钟可调。 利用555构成多谐振荡电路产生所需的2Hz脉冲,再经过JK触发器分频得到1Hz的脉冲作为计数器的时钟脉冲。用4片74LS192双时钟可逆十进制计数器实现倒计时,用4片译码芯片7447驱动数码管显示时间,显示到秒,同时工作灯绿灯亮。通过两个JK触发
所属分类:
嵌入式
发布日期:2011-01-07
文件大小:300032
提供者:
lapoer
脉搏仪论文
本电路设计中采用了十进制可逆计数器CD40110,它集加/减计数、译码、锁存和驱动功能为一身,该电路以HTD压电陶瓷片作脉搏传感器,把脉搏的跳动转化为微弱的电流,经过与非门放大与整形,变成与脉搏频率一致的电压脉冲,再通过时钟电路和接成单稳态触发形式的555定时器对脉搏进行计数。数码管将显示结果。
所属分类:
电信
发布日期:2011-12-15
文件大小:180224
提供者:
onmyway1234
数字元器件74系列各种器件简介
常用74系列功能介绍: 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K
所属分类:
教育
发布日期:2012-10-07
文件大小:30408704
提供者:
zzsok
两位16进制加减可逆计数器工程包
时序逻辑电路实验:两位16进制加减可逆计数器工程包 包含VHDL源码、引脚配置等所有工程文件,完美测试
所属分类:
硬件开发
发布日期:2014-05-21
文件大小:132096
提供者:
cooelf
分层次分模块的可逆模十加减计数器
基于Basys2的分层次分模块的可逆模十加减计数器,频率2HZ,共三种工作模式,由两个开关控制。
所属分类:
硬件开发
发布日期:2015-12-21
文件大小:1048576
提供者:
qq_33450956
100进制可逆计数器
有VHDL实现100进制可加可减的计数器
所属分类:
C/C++
发布日期:2009-01-02
文件大小:172032
提供者:
meng128998
使用Multisim软件设计一个模4可逆计数器。
使用Multisim软件设计一个同步模4可逆计数器。加减控制信号为X,当X=0时为加1计数器,计数循环是00—01—10—11—00,输出进位为Z;当X=1时为减1计数器,计数循环是00—11—10—01—00,输出借位为Z;
所属分类:
硬件开发
发布日期:2018-05-14
文件大小:94208
提供者:
bo123_
可逆计数器(内含文档及Verilog HDL设计代码)
可逆计数器是一种双向计数器,可以进行递增计数,也可以进行递减计数,根据计数控制信号的不同,在时钟脉冲的作用下,计数器可以进行加1或减1的操作。 下面描述的是一个位宽为4的可逆计数器,即该计数器在不同控制信号下可以分别实现加法计数和减法计数的功能。
所属分类:
硬件开发
发布日期:2018-05-19
文件大小:107520
提供者:
reborn_lee
基于FPGA的可逆加减计数器.rar
1. 双向计数器,可以进行递增计数,也可以进行递减计数。 2. 根据计数控制信号的不同,在时钟脉冲的作用下,计数器可以进行加1或减1的操作。 3. 位宽为4的可逆计数器,即该计数器在不同控制信号下可以分别实现加法计数和减法计数的功能。
所属分类:
嵌入式
发布日期:2019-06-28
文件大小:211968
提供者:
weixin_45309181
模16加减可逆计数器(有限状态机版本).docx
老师布置的作业,通过一段时间的学习,自己写的模16加减可逆计数器,看到很多人是直接写的,这里给一个用有限状态机写的,希望对大家有所帮助。
所属分类:
其它
发布日期:2020-05-19
文件大小:133120
提供者:
qq_44789078
单片机可预置可逆4位计数器
利用AT89S51单片机的P1.0-P1.3接四个发光二极管L1-L4,用来指示当前计数的数据;用P1.4-P1.7作为预置数据的输入端,接四个拨动开关K1-K4,用P3.6/WR和P3.7/RD端口接两个轻触开关,用来作加计数和减计数开关。这样就实现了可预置可逆4位计数器。
所属分类:
其它
发布日期:2020-08-11
文件大小:86016
提供者:
weixin_38619967
EDA/PLD中的EDA典型单元电路的可逆计数器
所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是DR端。\u5f53DIR='0'时,计数器进行加1操作,\u5f53DIR='1'时,计数器就进行减1操作。 【例】 用VHDL设计一个八进制可逆计数器,并使用MAX+p1us Ⅱ进行仿真。 仿真结果如图所示。 如图 八进制可逆计数器BCNT8的仿真波形 来源:ks99
所属分类:
其它
发布日期:2020-11-16
文件大小:187392
提供者:
weixin_38739919
显示/光电技术中的可逆可预置计数显示器外形特点
可逆可预置计数显示器具有BCD码的信息输出、控灭、无效零值熄灭、小数点显示、复位、进位、借位、可预置及可逆计数等功能,且具有功耗低、可靠性高、寿命长的特点。它在数字化仪器、仪表及各种数字显示电子设备中作十进制加减计数用,也可作控制信号用。其外形如图所示。 图:可逆可预置计数显示器外形
所属分类:
其它
发布日期:2020-11-22
文件大小:55296
提供者:
weixin_38735887
AT89S51单片机试验及实践教程之可预置可逆4位计数器
1. 实验任务利用AT89S51单片机的P1.0-P1.3接四个发光二极管L1-L4,用来指示当前计数的数据;用P1.4-P1.7作为预置数据的输入端,接四个拨动开关K1-K4,用P3.6/WR和P3.7/RD端口接两个轻触开关,用来作加计数和减计数开关。具体的电路原理图如下图所示2. 电路原理图图4.12.13.系统板上硬件连线• 把“单片机系统”区域中的P1.0-P1.3端口用8芯排线连接到“八路发光二极管指示模块”区域中的L1-L4上;要求:P1.0对应着L1,P1.1对应着L2,P1.2
所属分类:
其它
发布日期:2021-02-03
文件大小:113664
提供者:
weixin_38551376
可逆可预置计数显示器主要特性参数
可逆可预置计数显示器具有BCD码的信息输出、控灭、无效零值熄灭、小数点显示、复位、进位、借位、可预置及可逆计数等功能,且具有功耗低、可靠性高、寿命长的特点。它在数字化仪器、仪表及各种数字显示电子设备中作十进制加减计数用,也可作控制信号用。主要特性参数见表。 表:可逆可预置计数显示器主要特性参数 :
所属分类:
其它
发布日期:2021-01-19
文件大小:74752
提供者:
weixin_38651365
可逆可预置计数显示器外形特点
可逆可预置计数显示器具有BCD码的信息输出、控灭、无效零值熄灭、小数点显示、复位、进位、借位、可预置及可逆计数等功能,且具有功耗低、可靠性高、寿命长的特点。它在数字化仪器、仪表及各种数字显示电子设备中作十进制加减计数用,也可作控制信号用。其外形如图所示。 图:可逆可预置计数显示器外形 :
所属分类:
其它
发布日期:2021-01-19
文件大小:66560
提供者:
weixin_38704701
«
1
2
3
»