您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 加减法运算电路数电课程设计

  2. 1、设计并行加减运算电路; 2、led灯显示结果,按键控制运算模式; 3、内部具有两个寄存器; 4、掌握数字电路的设计及调试方法;
  3. 所属分类:专业指导

    • 发布日期:2010-03-26
    • 文件大小:2097152
    • 提供者:cllllcbht
  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

    • 发布日期:2019-07-04
    • 文件大小:1048576
    • 提供者:weixin_38889708
  1. 加减法运算电路的设计方法

  2. 给出了任意比例系数的加减法运算电路,分析了比例系数与平衡电阻、反馈电阻的关系。目的是探索比例系数任意取值时加减法运算电路构成形式的变化。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:241664
    • 提供者:weixin_38660579
  1. 模拟技术中的加减法运算电路的设计方法

  2. 摘 要:给出了任意比例系数的加减法运算电路,分析了比例系数与平衡电阻、反馈电阻的关系。目的是探索比例系数任意取值时加减法运算电路构成形式的变化。结论是在输入端电阻平衡时,各加运算输入信号比例系数之和与各减运算输入信号比例系数之和的差值在大于1、小于1或等于1情况下,加减法运算电路还可简化。所述方法的创新点是将运放输入端电阻的平衡条件转化为与输入信号比例系数的关系,从而可直观确定简化电路形式;扩大了加减法运算电路的应用范围。   0 引言   加减法运算电路以集成运算放大器为核心元件构成,多个
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:334848
    • 提供者:weixin_38715772
  1. 加减法运算电路的设计方法

  2. 摘 要:给出了任意比例系数的加减法运算电路,分析了比例系数与平衡电阻、反馈电阻的关系。目的是探索比例系数任意取值时加减法运算电路构成形式的变化。结论是在输入端电阻平衡时,各加运算输入信号比例系数之和与各减运算输入信号比例系数之和的差值在大于1、小于1或等于1情况下,加减法运算电路还可简化。所述方法的创新点是将运放输入端电阻的平衡条件转化为与输入信号比例系数的关系,从而可直观确定简化电路形式;扩大了加减法运算电路的应用范围。   0 引言   加减法运算电路以集成运算放大器为元件构成,多个输入
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:447488
    • 提供者:weixin_38526751