您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的基于Matlab的IIR数字滤波器设计方法比较及应用

  2. 0 引言   数字滤波器(Digital Filter)是指输入、输出都是离散时间信号,通过一定运算关系改变输入信号所含频率成分的相对比例或者滤除某些频率成分的器件。数字滤波器在数字信号处理中起着非常重要的作用,在信号的过滤、检测与参数的估计等方面,是使用最为广泛的一种线性系统。   实现数字滤波器的方法有两种,一是采用计算机软件进行,就是把所要完成的工作通过程序让计算机来实现;二是设计专用的数字处理硬件。这个地方主要用到的就是第一种方法。即是用Mafiab提供的信号处理工具箱来实现数字滤波
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:355328
    • 提供者:weixin_38654589
  1. 单片机与DSP中的基于PSO的FIR数字滤波器设计

  2. 0 引 言   由于FIR数字滤波器具有系统稳定,容易实现线性相位,允许设计多通带(或多阻带)以及硬件容易实现等特点,使得其在数字信号处理中有着广泛的应用。传统FIR滤波器的设计方法是建立在对理想滤波器频率特性作某种近似的基础上进行设计的,其中包括窗函数法、频率采样法及最佳一致逼近法。窗函数法计算简单,但不能很好地折衷过渡带与幅频响应误差之间的矛盾。频率采样法直接从频域处理,原理简单,计算也不复杂,但不易精确确定其通带和阻带的边缘频率,并且使用传统的查表法,不能保证数据最优。最佳一致逼近法着眼
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:321536
    • 提供者:weixin_38696877
  1. 单片机与DSP中的基于DSP Builder的16阶FIR滤波器实现

  2. 0 引 言   FIR数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,它能够提供理想的线性相位响应,在整个频带上获得常数群时延,从而得到零失真输出信号,同时它可以采用十分简单的算法予以实现。这些优点使FIR滤波器成为设计工程师的首选。在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时。由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要向Al-tera公司购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:230400
    • 提供者:weixin_38692122
  1. 单片机与DSP中的DNLMS滤波器的FPGA实现

  2. 0 引  言   自适应滤波器一直是信号处理领域的研究热点之一,经过多年的发展,已经被广泛应用于数字通信、回声消除、图像处理等领域。自适应滤波算法的研究始于20世纪50年代末,Widrow和Hoff等人最早提出最小均方算法(LMS)。算法由于结构简单,计算量小,易于实时处理,因此在噪声抵消,谱线增强,系统识别等方面得到了广泛的应用。为了克服定步长LMS算法中收敛速度、收敛精度及跟踪速度等对步长大小选取相互矛盾的缺点,人们提出了许多变步长LMS算法,但是,当输入信号具有强相关性时,例如语音信号,
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:245760
    • 提供者:weixin_38555616
  1. 单片机与DSP中的基于DSP的宽带雷达多片流水分段脉压处理平台设计

  2. 1 引 言   作为一种探测目标信息的工具,雷达在现代战争中发挥着举足轻重的作用。在雷达回波信号处理中,通常利用线性调频信号脉冲压缩技术来获得高的距离分辨率。他有效地解决了雷达作用距离与距离分辨率之间的矛盾,可以在保证雷达作用距离的情况下提高雷达的距离分辨力。数字脉冲压缩就是利用数字信号处理的方法来实现雷达信号的脉冲压缩,分为时域和频域两种实现方式。时域脉压常用数字滤波器实现,而频域脉压常用专用的FFT芯片或DSP完成。一般而言,对于小时宽带宽积信号,用时域脉压较好;但对于大时宽带宽积信号,用
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:311296
    • 提供者:weixin_38748718
  1. 单片机与DSP中的滤波器频率的增益

  2. 要求 确定几何中心频率为1000 Hz,3dB带宽为100Hz,通带中心增益为+30dB的3阶巴特沃兹带通滤波器的极点位置和每节增益。   解 ①n=3的归一化巴特沃兹低通滤波器的极点位置可以从表11.1查得为-0.5±j0.866和-1。   ②滤波器中心频率fr处+30dB的增益可以被平均地分配到3个滤波器节中。所以,每个滤波器节10dB,A0=3.162。   图1 例5.11的方框图实现   由于计算过程中涉及相近数据的相减运算,在进行带通极点变换的计算时,在小数点后
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:106496
    • 提供者:weixin_38676216
  1. 单片机与DSP中的宽松的模拟抗混叠滤波器

  2. 通过过采样,使得可以采用宽松的模拟抗混叠滤波器。值得注意的是,模拟抗混叠滤波器的输入中存在的任何超过F=22.05kHz的频谱能量,将被混叠到抽样后的基带中。不过大多数音频应用中,录音信号的模拟频谱在ZOkHz以外通常是干净的,而且除数字时钟噪声外不受系统产生的噪声干扰。因而选择宽松的抗混叠滤波器仍是可行的。   Shannon采样定理也适用于多速率信号与系统。假设时间序列x[k]中最高的频率是BHz,如图1所示。如果抽取后采样率超过fa=2BHz,则可避免混叠。这意味着抽取实际上存在着一个上
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:72704
    • 提供者:weixin_38648037
  1. 单片机与DSP中的数字滤波器的实现

  2. 由于有数百种软件设计包被发布,数字滤波器的设计已经被极大地简化了。有些软件包是高度集成的,而其他一些可能只关注某一类滤波器。这些工具接收文本或图像格式的设计需求,通过处理这些数据,而生成一组滤波器系数。这个过程通常是简单明了的,但并没有得出最终的滤波器解决方案。合成出来的滤波器还需要被装配,这需要先指派结构,然后在硬件、固件或软件上物理实现。除了要对结构以及用于装配的工艺(例如,微处理器、DSP ptP、ASIC、FPGA)进行选择外,设计者还需要确保最后所得的滤波器满足所有列出的设计需求,这些
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:58368
    • 提供者:weixin_38707826
  1. 单片机与DSP中的数字滤波器的MATLAB设计与实现

  2. 引言       随着信息时代和数字世界的到来,数字信号处理已成为今一门极其重要的学科和技术领域。数字信号处理在通信、语音、图像、自动控制、雷达、军事、航空航天、医疗和家用电器等众多领域得到了广泛的应用。在数字信号处理应用中,数字滤波器十分重要并已获得广泛应用。       1 数字滤波器的设计       1.1 数字滤波器设计的基本步骤       数字滤波器根据其冲激响应函数的时域特性,可分为两种,即无限长冲激响应(IIR)滤波器和有限长冲激响应(FIR)滤波器。IIR滤波器的特
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:118784
    • 提供者:weixin_38607864
  1. 单片机与DSP中的基于脉动阵列的FIR滤波器设计

  2. 1 引言   有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。   在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:112640
    • 提供者:weixin_38515362
  1. 单片机与DSP中的基于FPGA的高速FIR数字滤波器的设计

  2. 1 引 言   目前FIR滤波器的实现方法主要有3种:利用单片通用数字滤波器集成电路、DSP器件和可编程逻辑器件实现。单片通用数字滤波器使用方便,但由于字长和阶数的规格较少,不能完全满足实际需要。使用DSP器件实现虽然简单,但由于程序顺序执行,执行速度必然不快。   FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用DSP芯片来说,其并行性和可扩展性更好。但长期以来,FPGA一直被用于系统逻辑或时序控制上,很少有信号处理方面的应用,其原因主要
  3. 所属分类:其它

    • 发布日期:2020-11-30
    • 文件大小:154624
    • 提供者:weixin_38650508
  1. 单片机与DSP中的基于DSPBuilder的FIR滤波器的设计与实现

  2. 引言     在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHD
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:164864
    • 提供者:weixin_38529293
  1. 单片机与DSP中的基于FPGA的四阶IIR数字滤波器

  2. 摘要:采用FPGA实现四阶IIR数字滤波器,通过两个二阶节级联构成数字椭圆低通滤波器。通带内波纹小于0.1dB,阻带衰减大于32dB。 关键词:四阶 IIR 椭圆滤波器 补码阵列乘法器常用的数字滤波器有FIR数字滤波器和IIR数字滤波器。FIR数字滤波器具有精确的线性相位特性,在信号处理方面应用极为广泛,而且可以采用事先设计调试好的FIR数字滤波器IP Core来完成设计,例如Altera公司提供的针对Altera系列可编程器件的MegaCore,但是需要向Altera公司购买或申请试用版
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:105472
    • 提供者:weixin_38702726
  1. 单片机与DSP中的基于FPGA的分布式算法FIR滤波器的设计实现

  2. 基于FPGA的分布式算法FIR滤波器的设计实现 中南大学信息与控制工程学院 王学梅 吴敏 FIR介绍 在许多信息处理过程中,如对信号的过滤、检测、预测等,都要广泛地用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,实现方法主要有IIR滤波器(无限冲激响应数字滤波器)和FIR滤波器(有限冲激响应数字滤波器)两种,其中,IIR滤波器需要执行无限数量卷积,能得到较好的幅度特性,其相位特性是非线性的;而FIR滤波器由有限个采样值组成,具有严格的线性相位特性。由于在数据通讯、语音信号处理、
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:106496
    • 提供者:weixin_38715567
  1. 单片机与DSP中的基于DSP的低功耗接收机单边带解调方法

  2. 1 数字前端   该低功耗数字接收机主要是针对语音信号的,要处理的信号都是窄带的。对数字前端中的混频器送出的模拟窄带中频信号进行采样,产生数字窄带中频信号。对该信号进行解调之前,先将频谱搬至零中频处,再进行滤波,降采样率等处理,如图1所示。       图1中A/D表示模数转换器,LPF表示低通滤波器,fs表示采样率,fo表示最靠近零频处镜像的中频。其中LPF实现如图2所示的功能。设滤出的复数信号采样率降为f's=fs/M。            图2中,细线表示上边带(USB),粗线
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:114688
    • 提供者:weixin_38720653
  1. 单片机与DSP中的基于FPGA的IIR数字滤波器的快捷设计

  2. 0 引言 IIR数字滤波器在很多领域中都有着广阔的应用。与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,而且所用存储单元少,经济效率高。一个N阶IIR数字滤波器的系统函数为: 其线性常系数差分方程为: 用FPGA实现滤波的基本思想就是基于式(2)来实现的。如果知道了系统的输入序列(滤波器的输入),那么,只要根据所给的滤波器的指标,然后通过MATLAB仿真出系数矢量b和a,再采用递推算法求解差分方程,就能求出输出序列(滤波器
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:410624
    • 提供者:weixin_38640674
  1. 单片机与DSP中的基于DSP的多通道同步DAS及其应用

  2. 摘  要:鉴于DSP在结构和技术性能上的特点,本文提出了一种基于DSP的多通道同步数据采集系统的设计方法。该系统采用锁相环(PLL)实时频率跟踪实现数据的同步采样,采用专门的A/D芯片实现多通道的同步,采用专门的开关电容滤波器提高采样系统的性能。通过初步的试验,验证了系统的性能,为进一步的研究奠定了基础。   关键词:DSP,多通道,锁相环 0前言   近年来,集成电路技术和制造工艺的突飞猛进,高速数字信号处理(DSP)技术的发展及其制造成本的降低,使数字信号处理技术在电力系统的各个研究领
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:106496
    • 提供者:weixin_38590685
  1. 单片机与DSP中的基于FPGA的数字滤波器的设计与实现

  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用到滤波器,数字滤波器是数字信号处理中使用最广泛的一种方法,常用的数字滤波器有无限长单位脉冲响应(IIR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1]。对于应用设计者,由于开发速度和效率的要求很高,短期内不可能全面了解数字滤波器相关的优化技术,需要花费很大的精力才能使设计出的滤波器在速度、资源利用、性能上趋于较优。而采用调试好的IP核需要向Altera公司购买。本文采用了一种基于DSP Builder的FPGA设计方法,以一个低通
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:142336
    • 提供者:weixin_38712279
  1. 单片机与DSP中的利用可编程逻辑器件设计有限冲激响应滤波器

  2. 1 引 言   一个模拟集成运算放大器可实现一个二阶滤波器,高阶滤波器可由二阶滤波器串联而成。然而,无源元器件实现滤波器的误差值为1.5%或更高,这需要提高元器件的性能。滤波器的典型的调试方法是不断的更换元器件值。而且,运算放大器要获得高的增益带宽,需要相位漂移保持最小或要保持闭环系统的稳定,这必然增加工程中实现滤波器的难度。   随着数字信号处理的发展,数字滤波器比传统的模拟滤波器在设计的选择中更有吸引力。因为数字系统的信号是数字量,他相对于模拟滤波器更容易进行滤波代数运算。而且,数字滤
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:135168
    • 提供者:weixin_38551059
  1. 单片机与DSP中的基于Verilog HDL的FIR数字滤波器设计与仿真

  2. 摘要:本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证       关键词:CPLD/FPGA  Verilog HDL  FIR  仿真      
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:197632
    • 提供者:weixin_38752074
« 12 3 4 5 6 7 »