您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 单片机与DSP中的FIR带通滤波器的FPGA实现

  2. 引 言   在FPGA应用中,比较广泛而基础的就是数字滤波器。根据其单位冲激响应函数的时域特性可分为无限冲击响应(Infinite Impulse Response,IIR)滤波器和有限冲击响应(Finite Impulse Response,FIR)滤波器。DSP Builder集成了Altera和Matlab/Simulink基于FPGA的信号处理的建模和设计。该工具可以将数字信号处理算法(DSP)系统表示成为一个高度抽象的模块,在不降低硬件性能的前提下,自动将系统映射为一个基于FPGA的
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:243712
    • 提供者:weixin_38550459
  1. 单片机与DSP中的matlab滤波器设计-IIR滤波器的设计与仿真

  2. 1 引言    在现代通信系统中,由于信号中经常混有各种复杂成分,所以很多信号的处理和分析都是基于滤波器而进行的。但是,传统的数字滤波器的设计使用繁琐的公式计算,改变参数后需要重新计算,从而在设计滤波器尤其是高阶滤波器时工作量很大。利用MATLAB信号处理箱(Signal Processing Toolbox)可以快速有效地实现数字滤波器的设计与仿真。 2 数字滤波器及传统设计方法    数字滤波器可以理解为是一个计算程序或算法,将代表输入信号的数字时间序列转化为代表输出信号的数字时间序列,并
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:195584
    • 提供者:weixin_38674124
  1. 单片机与DSP中的确定带通滤波器脉冲响应

  2. 要求 确定中心频率为1000 Hz、3dB带宽为10Hz 的3阶巴特沃兹带通滤波器对中心频率脉冲宽度为10ms的猝发脉冲响应的大致波形。   解 归一化3阶巴特沃兹低通滤波器的阶跃响应见图(a)。为了确定带通阶跃响应的上升时间,将归一化低通上升时间除以πBW,这里BW为10Hz。结果上升时间大约是120ms,远大于猝发脉冲宽度。另外,在脉冲猝发时间内,有10个中心频率周期出现,所以可以用冲激响应近似估计输出包络。将幅度轴乘以πBW,时间轴除以同一系数,就可以使脉冲响应去归一化,结果如图2所示。
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:87040
    • 提供者:weixin_38667581
  1. 单片机与DSP中的确定低通滤波器的冲激响应

  2. 要求 确定宽度为100pts的脉冲信号作用于3dB截止频率为100 Hz的3阶巴特沃兹低通滤波器上产生输出的大致波形。   解 滤波器的去归一化阶跃响应由图1(b)给出。其上升时间远大于给定的100ps脉冲宽度,所以应该用冲激响应曲线来估计输出波形。   归一化3阶巴特沃兹低通滤波器的冲激响应示于图2(a)。如果时间轴除以FSF,而幅度乘以同样的系数,则得到图2(b)所示的曲线。   图1 去归一化阶跃响应   图2 冲激响应   因为例子中的输入脉冲幅度肯定不是无限大,所以幅
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:81920
    • 提供者:weixin_38666785
  1. 单片机与DSP中的滤波器瞬态响应特性的估计

  2. 归一化低通滤波器的群延迟、阶跃响应和冲激响应曲线将在本文的较后部分讨论。这些曲线对于估计滤波器对非正弦信号的响应很有用。如果输入波形是阶跃信号或者脉冲信号,这些波形可以直接使用。对于更复杂的输入信号,我们可以用叠加原理,将复杂的信号用各个分量的和来表示。如果求出每个单独的输入信号经过滤波器的输出,就可把这些输出合成以获得总的响应。   低通滤波器的群延迟 当归一化低通滤波器进行频率变换时,时延特性曲线同样进行频率变换。下面的规则可用来由归一化响应导出延迟曲线。   ①把延时轴用2π五除,其中
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:36864
    • 提供者:weixin_38556416
  1. 单片机与DSP中的滤波器的冲激响应

  2. 单位冲激脉冲定义为一个幅度无限大、脉冲宽度无限小、并有单位面积的脉冲。图所示的理想滤波器对单位冲激脉冲的响应如图所示。输出波形峰值是ωc/π,正比于滤波器带宽。而脉冲宽度是2π/ω,反比于滤波器带宽。   图 理想低通滤波器的冲激响应   实际上不可能存在单位冲激形式的输人信号。但是,一个有限幅度的窄脉冲可作为单位冲激响应的合理近似,因此归一化低通滤波器的冲激响应可以用来估计滤波器对相对较窄脉冲的响应。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:47104
    • 提供者:weixin_38727928
  1. 单片机与DSP中的确定带通滤波器的阶跃响应

  2. 要求 确定中心频率为10O0Hz、3dB带宽为1OOHz的3阶巴特沃兹带通滤波器对1000Hz阶跃响应的包络。   解 对图1(a)所示的归一化阶跃响应,把时间轴除以πBW(BW=100Hz),得到的结果示于图2(a)。   图1 归一化阶跃响应   图2 带通对中心频率阶跃的响应   低通滤波器的冲激响应   如果用持续时间远小于滤波器阶跃响应上升时间的脉冲作为滤波器的输入,则滤波器的输出波形可以合理地用其冲激响应近似。   不同类型低通滤波器的冲激响应曲线。这些曲线全部归
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:81920
    • 提供者:weixin_38721398
  1. 单片机与DSP中的无限冲激响应滤波器

  2. 无限冲激响应(infinite impulse-resp°nse,IIR)滤波器包含反馈路径,因而冲激响应可以无限持续。IIR在几个不同层面上与有限冲激响应滤波器存在区别。对于给定的一组频域指标:   ①IIR解决方案所需的阶数少于FIR。   ②IIR的相位响应为非线性。   一般而言,FIR多用于相位敏感时,而IIR常用于相位不敏感的情况。为说明二者的区别,图1并排比较了符合相同频域需求的6阶IIR和63阶FIR。由于IIR的阶数只是IIR的1/10,因而IIR潜在具有比FIR快lO倍
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:95232
    • 提供者:weixin_38655561
  1. 单片机与DSP中的冲激不变滤波器

  2. 要求 一个ε2=0.2589(即-1dB)的二阶Butterworth低通数字滤波器,其通带为tkHz,传递函数为比较采样率为fs=5kHz、10kHz和50kHz时模拟滤波器及其派生数字滤波器的幅频响应。   解 滤波器传递函数可用Heaviside展开表示为如下形式:   式中,Κ可用于将直流增益调整为1。对fs=10kHz及50kHz的情况,重复上述过程可得到相应的数字滤波器模型。图1给出了模拟滤波器和相应数字滤波器的比较。可以注意 到,冲激不变数字滤波器的幅频响应对采样频率的选择
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:118784
    • 提供者:weixin_38693589
  1. 单片机与DSP中的冲激不变IIR典型模拟滤波器

  2. 将典型模拟滤波器H(s)转换为数字滤波器H(z)的一个显而易见的方法是运用标准z变换。标准z变换法也被称为冲激不变法,因为利用这种方法将H(s)映射为H(z)时保证了冲激响应的准确度。确切地说,标准z变换法得到的数字滤波器,其冲激响应与模拟滤波器的冲激响应在采样点处相吻合。如果要设计数字滤波器Fr(z)来替代具有某些特定时域属性的模拟滤波器,那么采用冲激不变法是合适的。如果想得到的是模拟滤波器的频域特性,那么应避免用冲激不变法来设计。这点可用采样定律来分析。   标准z变换将频率响应为H(JΩ
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:67584
    • 提供者:weixin_38530995
  1. 单片机与DSP中的滤波器移位寄存器状态

  2. 解 从状态判决的冲激响应向量出发,可利用式 1的部分和逼近来估计‖h[k]‖1,的值。图1显示了‖h[k]‖1值递增的过程。由于所有的直接Ⅱ型状态判决冲激响应具有相同的形状,仅在延时上有区别,因此它们的J,范数均相同。利用由部分和逼近法计算得出的‖h[k]‖1可知,最坏情况增益约为G1=2.25。这表明滤波器移位寄存器需要的额外字长余量为log2(2.25)~1.17bit。1.17bit很接近1bit,这时一般推荐使用1bit的余量。   图1  在x1[k]移位寄存器处测得的直接II型
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:150528
    • 提供者:weixin_38665122
  1. 单片机与DSP中的寄存器溢出的问题

  2. 寄存器溢出的问题可以通过缩放输人来缓解,将输人缩放到一定程度可降低或消除寄存器溢出的概率。这种方法的缺点是实践中求解所需的缩放因子非常烦琐。测试用的输人可能并非最坏情况输入,因而可能低估所需的缩放因子。而且缩放降低了输入的精度,因而也将降低输出精度。另一种消除运行时溢出的方法是使用扩展精度的算法和寄存器。扩展精度寄存器具有额外的字长余量,从而允许最坏条件下滤波器仍能无误差地存储并保留系统状态。   克服运行时溢出危害的首选方法是求解各寄存器或状态位置处的最坏情况滤波器增益。这是研究FIR时引人
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:97280
    • 提供者:weixin_38640072
  1. 单片机与DSP中的FIR数字滤波器

  2. 一个N阶FIR可以用持续时间有限的冲激响应来定义:   式中,系数(hi)被称为滤波器的抽头权重(tap weights)。对输人时间序列{x[k]},N阶FIR滤波器(有时也称为横截滤波器(transversal filter))的响应可以用离散线性卷积来表示:   典型的N,阶FIR响应如图所示。下面的例子示例说明了简单FIR的行为。   图 典型的FIR冲激响应(顶图)、以及相应响应(底图)(频率轴已归一化到fs/2)  欢迎转载,信息来自维库电子市场网(www.dzsc
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:131072
    • 提供者:weixin_38727199
  1. 单片机与DSP中的DFT滤波器组设计并分析

  2. 要求 设计并分析一个JVf=2的DFT滤波器组,所用原型滤波器为Ho(z)=2+3z-1+3z-2+2z-3。   该DFT滤波器组在图1中给出,可以看到其中包含一对多相滤波器和一个2点DFT。该DFT滤波器组沿顶部路径测得的冲激响应为{2,3,3,2},对应为ho[k]。沿底部路径测得的冲激响应为{2,3,3,2},对应为h1[k]。   图1   M=2时DFT滤波器组的频率及冲激响应   欢迎转载,信息来自维库电子市场网(www.dzsc.com)   来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-15
    • 文件大小:69632
    • 提供者:weixin_38617196
  1. 单片机与DSP中的滤波器ΔΣ ADC实例

  2. 为便于说明,假设△∑ADO的输人为常数J(r)=8,且=1。设积分器以滑动平均FIR为模型,其冲激响应h[k]=(1/4)[1,1,1,1]。进一步假设输出数字低通滤波器是一个累加器。推断△∑ADO从复位状态开始的响应。   解 跟踪Δ∑ADC的响应,其结果列于表1 。可以看到最初呈现较大误差(捕获期),经反馈环路误差缩小。收敛后只有很小的误差,只需简单的±△V校正,如图1所示。   表1  ΔΣ ADC实例   图1 △Σ ADO捕获与收敛   欢迎转载,信息来自维库电子市场网
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:135168
    • 提供者:weixin_38508497
  1. 单片机与DSP中的数字滤波器数学基础

  2. 分析连续或者模拟系统的主要工具是Laplace变换。而对于数字滤波器,更接近于离散时间系统,-般使用z变换进行建模。应该指出的是,z变换和Laplace变换是直接相关的。如果X(t)的Laplace变换是X(s),即   在这种情况下,变换结果表示为一个无限和。例如,如果该时间序列表示为一个FIR滤波器的冲激响应,这个和式是无限长的。在某些情况下,无限和式可表示为有理分式X(z)=N(z)/D(z)形式,其中N(z)和D(z)是有限阶的多项式。   欢迎转载,信息来源维库电子市场网(ww
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:70656
    • 提供者:weixin_38557670
  1. 单片机与DSP中的于脉动阵列的FIR滤波器设计

  2. 1引 言   有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。  在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构等
  3. 所属分类:其它

    • 发布日期:2020-11-25
    • 文件大小:120832
    • 提供者:weixin_38745434
  1. 单片机与DSP中的基于脉动阵列的FIR滤波器设计

  2. 1 引言   有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。   在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:112640
    • 提供者:weixin_38515362
  1. 单片机与DSP中的基于FPGA实现FIR滤波器的研究

  2. 摘要:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。 关键词:FPGA DA FIR滤波器 CSD数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:90112
    • 提供者:weixin_38659159
  1. 单片机与DSP中的利用可编程逻辑器件设计有限冲激响应滤波器

  2. 1 引 言   一个模拟集成运算放大器可实现一个二阶滤波器,高阶滤波器可由二阶滤波器串联而成。然而,无源元器件实现滤波器的误差值为1.5%或更高,这需要提高元器件的性能。滤波器的典型的调试方法是不断的更换元器件值。而且,运算放大器要获得高的增益带宽,需要相位漂移保持最小或要保持闭环系统的稳定,这必然增加工程中实现滤波器的难度。   随着数字信号处理的发展,数字滤波器比传统的模拟滤波器在设计的选择中更有吸引力。因为数字系统的信号是数字量,他相对于模拟滤波器更容易进行滤波代数运算。而且,数字滤
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:135168
    • 提供者:weixin_38551059
« 12 »