点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - 单片机与DSP中的零(值)网络
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
单片机与DSP中的使用正反馈设计双T带阻滤波器
要求 设计单个零值网络,其中心频率为1000 Hz,3dB带宽为100 Hz。同时计算30Hz带宽处的衰减。 解 ①使用带正反馈的双T结构。为设计双T电路,先选择电容C为0.O1μF,R1的值由下式给出: 式中,Q=fo/BW3dB。 ③使用图1(c)所示的单级放大器电路。如果R选定为1kΩ,该电路R1>>(1- K)R的要求也可以满足。最后的带阻节如图1所示。 ④为了确定30Hz带宽处的衰减,计算: 图1 例6.9的双T网络 (3
所属分类:
其它
发布日期:2020-11-15
文件大小:84992
提供者:
weixin_38537541
单片机与DSP中的设计一个并联谐振陷波器
要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。 电路结果如图1所示。 图1衰减和QL/Qbr的关系 图2 例6.4中的并联陷波器 ②在fo处衰减30dB时,所要求的比值QL/Qbr可由图2或式(6.22)决定,近似为30。所以,电感Q值应当超过30倍的Qbr即450,其中Qb=fo/BW3dB。 通常希望带阻网络
所属分类:
其它
发布日期:2020-11-15
文件大小:106496
提供者:
weixin_38580959
单片机与DSP中的零(值)网络
零(值)网络广义是指可以抑制单频或很窄频带的电路,通常也被称为陷波器。这种电路主要考虑的是陷波点深度,而不是频率响应下降的速度,且电路限定为单节。 要求 设计满是下列指标的带阻滤波器,在Z200Hz和2800 Hz处的最大衰减为1dB,在2300Hz和2700Hz处的最小衰减为50dB,信号源和负载阻抗为600Ω。 (1)并联谐振陷波图1(a)所示的RC高通电路的3dB截止频率由下式给出: 作带阻变换可得图1(b)所示电路,L值由下式计算: 式中,ωo=2πfo,
所属分类:
其它
发布日期:2020-11-15
文件大小:84992
提供者:
weixin_38564718
单片机与DSP中的对称T形和π形衰减器
当信号源和负载阻抗相等时,可以使用对称T形和π形衰减器对称(双向)地实现所需要的固定衰减。图1和图2所示分别为对称的T形和π形衰减器。 图1 对称T形衰减器 它是衡量待测阻抗与标准阻抗在幅值和相角两方面匹配程度的指标,反射衰减表示为: 式中,Zs是标准的阻抗;Zx是待测阻抗。完全匹配的反射衰减是无穷大。如果标准阻抗是阻性Zs,且网络级联了一个在Zs的阻抗衰减为XdB的对称衰减器,即使阻抗为零或者无穷大的情况下,也可以得到至少2XdB的反射阻抗,即衰减器可以平衡任何阻抗差
所属分类:
其它
发布日期:2020-11-15
文件大小:86016
提供者:
weixin_38711778