摘要: 针对宽带WLAN 收发器要求, 在单片FPGA 上设计实现了高速数字上下变频器和滤波器, 其中滤波器为80MHz 的40 阶F IR 滤波器, 可以设定工作在上变频或下变频方式。为了对FPGA 的资源占用量最小, 以便实现片上系统(SoC) 设计, 充分利用了上下变频过程中I,Q 数据流的特点, 仅用一套滤波器运算单元分时复用对I,Q 滤波, 同时详细研究了滤波器的转置结构和位平面结构对FPGA 资源占用量的差别。结果表明, 位平面结构对逻辑资源的占用量仅是转置结构的一半。在FPGA 上