摘要: 本设计实现了一种应用于系统芯片(SoC) 的MPEG-4 视频解码加速器。该解码器可完成MPEG-4 解码中计算量最大的离散余弦变换( IDCT)、反量化( inverse quantization) 和运动补偿叠加( reconstruction)。本文通过算法、总线接口、存储器结构以及硬件开销方面的优化, 使得在满足M PEG-4 实时解码的基础上, 加速器占用SoC系统芯片的总线带宽和硬件面积尽量的小, 并有利于存储器的复用。经实验验证, 本设计可以对MPEG-4简单层( simp