您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 同步异步write的效率比较

  2. 1、程序的参数和输入 实验要求程序必须指定输出的文件名,而该文件是否按同步方式打开,则是可以选择的。因此程序至少带一个、至多两个输入参数。程序默认从标准输入STDIN_FILENO读取输入文件,可以利用shell的输入定向功能选择具体的输入文件。 系统调用times()的说明 #include clock_t times(struct tms *buf); struct tms { clock_t tms_utime; /* 记录进程除系统调用外所使用的CPU时间 */ clock_t tm
  3. 所属分类:网络攻防

    • 发布日期:2009-11-07
    • 文件大小:332800
    • 提供者:linan00
  1. 常见的硬件笔试面试题目3

  2. http://www.edacn.net/html/29/46529-75528.html 1.setup和holdup时间,区别. 2.多时域设计中,如何处理信号跨时域 3.latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的 4.BLOCKING NONBLOCKING 赋值的区别 5.MOORE 与 MEELEY状态机的特征 6.IC设计中同步复位与 异步复位的区别 7.实现N位Johnson Counter,N= 8.用FSM实现1011
  3. 所属分类:嵌入式

    • 发布日期:2010-01-13
    • 文件大小:47104
    • 提供者:zhu20082008zhu
  1. 同步复位和异步复位比较

  2. 同步复位和异步复位比较,数字设计中笔试面试必考的题
  3. 所属分类:专业指导

    • 发布日期:2010-11-09
    • 文件大小:53248
    • 提供者:wuzhantuo
  1. Verilog-HDL实践与应用系统设计

  2. Verilog-HDL实践与应用系统设计本书从实用的角度介绍了硬件描述语言Verilog-HDL。通过动手实践,体验Verilog-HDL的语法结构、功能等内涵。在前五章,以简单的实例列举了Verilog-HDL的用法;在后四章,以应用系统为例详细讲解了系统设计的全过程。书中的全部例子都给出了仿真结果,其源代码都在本书所附的CD-ROM中,并均经过验证无误。 本书的前半部分特别适合于初学者,也可作为工程技术人员的参考内容。后半部分很适合工程开发和研究人员参考。本书除了介绍Verilog-HDL
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:14680064
    • 提供者:zhlyz2003
  1. C# 2008编程参考手册

  2. C#2008与.NET Framework 3.5提供了许多新的引以为豪的功能,从而使其比以前的版本更加直观,功能更为强大。作为一本权威性的书籍,《C# 2008编程参考手册》涵盖了C#2008版本的完整内容,适合于所有水平的读者阅读。 通过学习《C# 2008编程参考手册》,您将了解C#语言的基础知识,随着逐渐掌握C#2008提供的大量语言选项和参数,您将能够使用c群开发应用程序。此外,《C# 2008编程参考手册》介绍了如何实现最佳编程实践和结果的正确方法。书中的代码示例用于说明每种概念,
  3. 所属分类:C#

    • 发布日期:2012-06-27
    • 文件大小:77594624
    • 提供者:liujun13579
  1. STM32F10xxx参考手册

  2. 目录 1 文中的缩写 24 1.1 寄存器描述表中使用的缩写列表 24 1.2 术语表 24 1.3 可用的外设 24 2 存储器和总线构架 25 2.1 系统构架 25 2.2 存储器组织 27 2.3 存储器映像 28 2.3.1 嵌入式SRAM 29 2.3.2 位段 29 2.3.3 嵌入式闪存 30 2.4 启动配置 33 3 CRC计算单元(CRC) 34 3.1 CRC简介 34 3.2 CRC主要特性 34 3.3 CRC功能描述 34 3.4 CRC寄存器 35 3.4.1
  3. 所属分类:硬件开发

    • 发布日期:2012-10-17
    • 文件大小:12582912
    • 提供者:lhlvictory
  1. CISCO 技术大集合

  2. CISCO 技术大集合 {适合你们的技术} 二、命令状态 1. router> 路由器处于用户命令状态,这时用户可以看路由器的连接状态,访问其它网络和主机,但不能看到和更改路由器的设置内容。 2. router# 在router>提示符下键入enable,路由器进入特权命令状态router#,这时不但可以执行所有的用户命令,还可以看到和更改路由器的设置内容。 3. router(config)# 在router#提示符下键入configure terminal,出现提示符route
  3. 所属分类:网络基础

    • 发布日期:2013-05-22
    • 文件大小:276480
    • 提供者:u010610376
  1. sync_vs_async_resets.pdf

  2. 同步复位和异步复位的分析,比较同步复位和异步复位的优点和缺点。
  3. 所属分类:硬件开发

  1. ewb multisim 仿真实例电路图全集

  2. 多年收集的ewb和multisim电子电路仿真实例文件,压缩后有50多兆。 文件列表 ├─仿真实验 │ 555.ms10 │ Circuit1.ms10 │ Circuit2.ms10 │ CLOCK.ms10 │ FileList.txt │ 实验2.ms10 │ 实验3-一阶有源低通滤电路.ms10 │ 实验3-减法运算电路.ms10 │ 实验3-反相加法运算电路.ms10 │ 实验3-反相比例运算电路.ms10 │ 实验3-反相积分运算电路.ms10 │ 实验3-微分运算电路.ms10
  3. 所属分类:专业指导

    • 发布日期:2015-10-21
    • 文件大小:55574528
    • 提供者:freedom366
  1. Luminary Micro Stellaris系列LM3S613微控制器选型指南(周立功翻译).pdf

  2. Luminary Micro Stellaris系列LM3S613微控制器选型指南(周立功翻译)pdf,Luminary Micro Stellaris系列LM3S613微控制器选型指南(周立功翻译)第1章结构概述 第章结构概述 系列的微控制器是首款基于 的控制器, 它将咼性能的位计算引入到对价格敏感的嵌入式微控制器应用中。这些堪称先锋的器件 拥有与位和位器件相同的价格,却能为用户提供位器件的性能,而且,所有器件都 是小型封装形式提供 系列的 微控制器拥有微控制器所具有的众多优点,如拥有广泛 使
  3. 所属分类:其它

    • 发布日期:2019-10-19
    • 文件大小:353280
    • 提供者:weixin_38743968
  1. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdf

  2. 最畅销的上海博通蓝牙 bLE芯片 BK3432介绍-DS-MS1793S_v1.2.pdfMacro Giga Electronics Ltd. Co 6.4RF接收机特性 6.5绝对最大额定值. 88 6.6绝对最大额定值工作条件 19 6.6.1通用工作条件 19 6.6.2上电和掉电时的工作条件 20 6.6.3内嵌复位和电源控制模块特性. 20 6.6.4供电电流特性. 21 6.6.5外部时钟源特性(NA) ·····:···: 23 6.6.6内部时钟源特性. 23 6.6.7存储器
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:2097152
    • 提供者:weixin_38743506
  1. HR7P169B兼容stm8s003/103的新一代51内核单片机。支持更多的功能、更好的性能!-HR7P169B_Datasheet_C V1.6.pdf

  2. HR7P169B兼容stm8s003/103的新一代51内核单片机。支持更多的功能、更好的性能!-HR7P169B_Datasheet_C V1.6.pdfEastoft 上海东软载波微电子有限公司 g Shanghai eastsoft microelectronics co,ltd 数据手册 产品订购信息 工作电压 封装 字节 字节 管脚数:F-20;D-16 封装: 容量: 类型: 型号 位系列号 地址:中国上海市龙溥路号天华信息科技园楼层 邮编: 电话: 传真 网址: 版权所有 上海东软
  3. 所属分类:其它

    • 发布日期:2019-09-03
    • 文件大小:1048576
    • 提供者:weixin_38744435
  1. verilog代码风格VerilogCodingStyle

  2. verilog代码风格VerilogCodingStyle目录 Verilog hdl程序风格指导 目录 1.引言. 般的指导方针 命名规则 注释 格式 ·· 有限状态机实现风格 文件和目录结构 13444566777 3.逻辑实现.. 设计方法 组合逻辑… 时序逻辑 4. Verilog结构 赋值 always块 ······:4·····.·····.+·::·:···+·4··· ..···· 语句 if-then-else语句 端口声明 13 函数( function)和任务(task)
  3. 所属分类:硬件开发

    • 发布日期:2019-09-02
    • 文件大小:477184
    • 提供者:drjiachen
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6291456
    • 提供者:smart_devil
  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

    • 发布日期:2019-07-04
    • 文件大小:1048576
    • 提供者:weixin_38889708
  1. 提高FPGA复位的可靠性,你知道多少?

  2. 电源电路设计中,对FPGA设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不 可靠复位的现象,本文例举了提高复位设计可靠性的几种方法,也就是采用清除复位信号上的毛刺、异步复位同步释放、专用全局异步复位/置位资源和采用内部复 位等方法来提高FPGA复位的可靠性。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:126976
    • 提供者:weixin_38660069
  1. 同步复位和异步复位的比较

  2. 无论同步还是异步复位,在对触发器时序进行分析的时候,都要考虑复位端与时钟的相位关系。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:75776
    • 提供者:weixin_38656064
  1. FPGA复位的可靠性设计方法

  2. 对FPGA设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不可靠复位的现象,提出了提高复位设计可靠性的4种方法,包括清除复位信号上的毛刺、异步复位同步释放、采用专用全局异步复位/置位资源和采用内部复位。上述方法可有效提高FPGA复位的可靠性。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:141312
    • 提供者:weixin_38613681
  1. EDA/PLD中的FPGA复位的可靠性设计方案

  2. 对FPGA设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不可靠复位的现象,提出了提高复位设计可靠性的4种方法,包括清除复位信号上的毛刺、异步复位同步释放、采用专用全局异步复位/置位资源和采用内部复位。上述方法可有效提高FPGA复位的可靠性。   对FPGA芯片而言,在给芯片加电工作前,芯片内部各个节点电位的变化情况均不确定、不可控,而这种不确定且不可控的情况会使芯片在上电后的工作状态出现错误。因此,在FPGA的设计中,为保证系统能可靠进进入工作状态,以及避免对FP
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:119808
    • 提供者:weixin_38651450
  1. FPGA复位的可靠性设计方案

  2. 对FPGA设计中常用的复位设计方法进行了分类、分析和比较。针对FPGA在复位过程中存在不可靠复位的现象,提出了提高复位设计可靠性的4种方法,包括清除复位信号上的毛刺、异步复位同步释放、采用专用全局异步复位/置位资源和采用内部复位。上述方法可有效提高FPGA复位的可靠性。   对FPGA芯片而言,在给芯片加电工作前,芯片内部各个节点电位的变化情况均不确定、不可控,而这种不确定且不可控的情况会使芯片在上电后的工作状态出现错误。因此,在FPGA的设计中,为保证系统能可靠进进入工作状态,以及避免对FP
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:144384
    • 提供者:weixin_38564718
« 12 3 4 5 »