您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

    • 发布日期:2019-07-04
    • 文件大小:1048576
    • 提供者:weixin_38889708
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:21504
    • 提供者:weixin_38710524
  1. 同相加法器电路原理与计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操......
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:22528
    • 提供者:weixin_38614952
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。   对于加法器为什么大家都选用反相加法器,而不用同相加法器呢?   基本原因是:   同相加法器输入阻抗高,输出阻抗低 反相加法器输入阻抗低,输出阻抗高   当选用同相加法器时,如A输入信号时
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:110592
    • 提供者:weixin_38557095
  1. 同相加法器电路原理与同相加法器计算

  2. 在电子学中,加法器是一种数位电路,其可进行数字的加法计算。加法器是产生数的和的装置。加数和被加数为输入,和数与进位为输出的装置为半加器。若加数、被加数与低位的进位数为输入,而和数与进位为输出则为全加器。常用作计算机算术逻辑部件,执行逻辑操作、移位与指令调用。   对于加法器为什么大家都选用反相加法器,而不用同相加法器呢?   基本原因是:   同相加法器输入阻抗高,输出阻抗低 反相加法器输入阻抗低,输出阻抗高   当选用同相加法器时,如A输入信号时
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:125952
    • 提供者:weixin_38621441