您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA 设计流程 分为设计输入、综合、功能仿真(前仿真)、实现、时序仿真(后仿真)、配置下载等六个步骤

  2. pga设计流程,分为设计输入、综合、功能仿真(前仿真)、实现、时序仿真(后仿真)、配置下载等六个步骤.
  3. 所属分类:嵌入式

    • 发布日期:2009-10-31
    • 文件大小:126976
    • 提供者:shellyzhaojy
  1. FPGA的设计流程步骤

  2. FPGA 设计流程:FPGA 设计人体分为设计输入、综合、功能仿真(前仿真) 、实现、时序仿真(后仿真) 、配置下载等六个步骤,设计流程如图 2 所示。下面分别介绍各个设计步骤。
  3. 所属分类:嵌入式

    • 发布日期:2009-11-15
    • 文件大小:126976
    • 提供者:stc1984
  1. Allegro后仿真流程介绍

  2. Allegro后仿真流程,对cadence仿真有兴趣的可以看看。
  3. 所属分类:嵌入式

    • 发布日期:2010-04-16
    • 文件大小:1048576
    • 提供者:miss821
  1. synplify,ISE,ModelSim后仿真流程

  2. synplify,ISE,ModelSim后仿真流程;synplify,ISE,ModelSim后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2010-05-01
    • 文件大小:1015808
    • 提供者:jzd19851102
  1. ModelSim后仿真流程

  2. 我想很多人跟我一样,被ModelSim的后仿真搞的头晕脑胀。为了这个问题,我在网上找了很多的资料,但发现这些资料往往说的不明白。一些步骤被作者有意无意地省略掉,这常常给读者造成不必要的麻烦,所以我决定写下这一篇文章,把这3天我努力的结果拿出来,与大家分享。(转载)
  3. 所属分类:嵌入式

    • 发布日期:2010-05-28
    • 文件大小:1015808
    • 提供者:huojianxun
  1. Calibre XRC寄生参量的提取及后仿真

  2. Calibre XRC寄生参量的提取及后仿真,Virtuoso 的ADE 中直接后仿真的流程
  3. 所属分类:嵌入式

    • 发布日期:2010-10-20
    • 文件大小:291840
    • 提供者:winkyxiao1981
  1. synplify,ISE,ModelSim后仿真流程

  2. synplify,ISE,ModelSim后仿真流程,synplify,ISE,ModelSim后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2010-11-14
    • 文件大小:1015808
    • 提供者:lygg093
  1. 基于hsim的后仿真技术

  2.    摘   要:首先讨论了后仿真的特点和意义 ,并较为具体的介绍了后仿真的流程和每个步骤需要 注意的事项。后仿真的方法和所应用的软件有多种 ,只介绍了应用 hsi m仿真的方法。最后阐述了 后仿真中的典型问题和解决办法。
  3. 所属分类:电信

    • 发布日期:2011-04-11
    • 文件大小:188416
    • 提供者:hitghf
  1. Allegro后仿真流程介绍

  2. Allegro后仿真流程介绍Allegro后仿真流程介绍
  3. 所属分类:专业指导

    • 发布日期:2011-06-03
    • 文件大小:1048576
    • 提供者:raulxhq423
  1. ModelSim,synplify,ISE后仿真流程

  2. ModelSim,synplify,ISE后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2011-06-29
    • 文件大小:220160
    • 提供者:caosen1shi1
  1. FPGA完整设计流程必备工具

  2. FPGA完整设计流程必备工具,1、设计输入2、代码调试3、前仿真4、综合5、布局和布线6、后仿真7、时序分析8、验证合乎性能规范9、版图设计
  3. 所属分类:硬件开发

    • 发布日期:2011-07-21
    • 文件大小:15360
    • 提供者:soarphysyan
  1. modelsim使用_+_前仿真_+_后仿真_+_verilog

  2. modelsim开发加前仿真及后仿真,并提供VERILOG各种例子以及流程
  3. 所属分类:其它

    • 发布日期:2011-09-07
    • 文件大小:443392
    • 提供者:wf102276
  1. 一个ASIC设计流程实例

  2. 本文介绍了基于标准单元库的深亚微米数字集成电路的自动化设计流程。此流程从 设计的系统行为级描述或RTL 级描述开始,依次通过系统行为级的功能验证,设计综合, 综合后仿真,自动化布局布线,到最后的版图后仿真
  3. 所属分类:硬件开发

    • 发布日期:2011-11-27
    • 文件大小:2097152
    • 提供者:uestcnn
  1. Allegro后仿真流程介绍.pdf

  2. Allegro后仿真流程介绍.pdf Allegro后仿真流程介绍.pdf
  3. 所属分类:硬件开发

    • 发布日期:2012-07-19
    • 文件大小:1048576
    • 提供者:tuoyunfeng
  1. (熟读专家系列)《ModelSim电子系统分析及仿真》

  2. 《ModelSim电子系统分析及仿真》主要内容简介:ModelSim是优秀的HDL仿真软件之一,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。《ModelSim电子系统分析及仿真》以ModelSim 6.1f版软件为例,由浅入深、循序渐进地
  3. 所属分类:硬件开发

    • 发布日期:2013-08-15
    • 文件大小:48234496
    • 提供者:u011708448
  1. Allegro后仿真流程介绍

  2. 前仿真和后仿真的区别 前仿真又可以分为布局前仿真和布局后仿真。前者是在设计的最初阶 段,通过SigXplorer建立和验证详细的电气拓扑结构并以此制定出详细 的约束规则。后者是在布局完成的状态下,在布线过程中遇到的具体 设计问题需要仿真的过程。 后仿真是在PCB布线完成以后,对已经完成的关键网络进行仿真验证的 过程。可以检查实际的物理执行过程(布局布线)是否违背设计意图;过程。可以检查实际的物理执行过程(布局布线)是否违背设计意图; 或是已知的改动,通过仿真来验证这种改动给高速设计带来的影响。
  3. 所属分类:硬件开发

    • 发布日期:2014-11-15
    • 文件大小:1048576
    • 提供者:bujingyun6
  1. ALLEGRO 后仿真流程介绍

  2. 介绍如何获取IBIS模型,以及转换成DML的方法,进入SXPLORE,提取或建立拓扑的方法,激励源的设置,利用眼图模板分析信号完整性
  3. 所属分类:硬件开发

    • 发布日期:2015-08-17
    • 文件大小:1048576
    • 提供者:zkzbzyl
  1. Allegro后仿真流程介绍

  2. Allegro后仿真流程介绍,详细说明如何利用allegro进行板级和芯片级仿真
  3. 所属分类:硬件开发

    • 发布日期:2016-02-04
    • 文件大小:1048576
    • 提供者:wb18656940120
  1. Modelsim后仿真

  2. ModelSim,synplify,ISE后仿真流程
  3. 所属分类:嵌入式

    • 发布日期:2009-02-06
    • 文件大小:327680
    • 提供者:xiaotiejiang929
  1. FPGA后仿真流程

  2. 时序(综合后)仿真 时序仿真将时延考虑进去,包括综合后产生的(与、或、非)门时延,还有布局布线产生的时延。 综合(Synthesize),就是将HDL语言设计输入翻译成由与、或、非门和RAM、触发器等逻辑单元组成的网表。综合后可生成综合后仿真模型(Generate Post-Synthesis Simulation Model)。 综合后,进行ISE的实现(Implement),包括翻译、映射、布局布线。在这三个过程中都可以生成一个仿真模型(翻译和映射不会产生延时,因此常用布局布线后产生的仿真
  3. 所属分类:其它

    • 发布日期:2018-06-21
    • 文件大小:808960
    • 提供者:mapleking1990
« 12 3 4 5 6 7 8 9 10 »