您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 74系列芯片资料 74564 TTL 八位三态反相输出D触发器

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-05-02
    • 文件大小:122880
    • 提供者:codychang
  1. 74ls芯片详细资料

  2. 4089 二进制比例乘法器 CD4093 四2输入端施密特触发器 NSC/MOT/ST CD4094 8位移位存储总线寄存器 NSC/TI/PHI CD4095 3输入端J-K触发器 CD4096 3输入端J-K触发器 CD4097 双路八选一模拟开关 CD4098 双单稳态触发器 NSC/MOT/TI CD4099 8位可寻址锁存器 NSC/MOT/ST CD40100 32位左/右移位寄存器
  3. 所属分类:嵌入式

    • 发布日期:2009-06-02
    • 文件大小:330752
    • 提供者:yuxucheng
  1. 四位二进制加法器和乘法器

  2. 组成原理 课程设计报告 四位二进制加法器 乘法器
  3. 所属分类:专业指导

    • 发布日期:2009-06-19
    • 文件大小:263168
    • 提供者:yykable
  1. 74系列IC带管脚图

  2. 4系列芯片功能大全 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K触发
  3. 所属分类:嵌入式

    • 发布日期:2009-07-26
    • 文件大小:703488
    • 提供者:yan131423yong
  1. 74系列芯片名称及解释

  2. 74系列芯片名称及解释 型号 内容 ---------------------------------------------------- 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动 器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09
  3. 所属分类:嵌入式

    • 发布日期:2009-07-27
    • 文件大小:11264
    • 提供者:txwlltt
  1. 学会VHDL电子设计流程 4位乘法器的设计

  2. 一、实训目的 1学会LOOP语句的使用 2熟悉库及程序包的内容 二、实训原理 四位二进制乘法采用移位相加的方法。即用乘数的各位数码,从高位开始依次与被乘数相乘,每相乘一次得到的积称为部分积,将第一次得到的部分积左移一位并与第二次得到的部分积相加,将加得的和左移一位再与第三次得到的部分积相加,再将相加的结果左移一位与第四次得到的部分积相加,直到所的部分积都被加过一次
  3. 所属分类:专业指导

    • 发布日期:2009-11-03
    • 文件大小:22528
    • 提供者:zhangyuegen
  1. 74LS系列集成块功能介绍

  2. 74LS系列集成块功能介绍 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc
  3. 所属分类:其它

    • 发布日期:2010-03-29
    • 文件大小:14680064
    • 提供者:xue041480
  1. 数字电路-四位二进制乘法器课程设计

  2. 数字电路-四位二进制乘法器课程设计报告完整版!!可以直接用的。
  3. 所属分类:专业指导

    • 发布日期:2011-01-04
    • 文件大小:287744
    • 提供者:sxflyaway
  1. 数字元器件74系列各种器件简介

  2. 常用74系列功能介绍: 7400 TTL 2输入端四与非门 7401 TTL 集电极开路2输入端四与非门 7402 TTL 2输入端四或非门 7403 TTL 集电极开路2输入端四与非门 7404 TTL 六反相器 7405 TTL 集电极开路六反相器 7406 TTL 集电极开路六反相高压驱动器 7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门 7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门 74107 TTL 带清除主从双J-K
  3. 所属分类:教育

    • 发布日期:2012-10-07
    • 文件大小:30408704
    • 提供者:zzsok
  1. 数字电路乘法器设计

  2. 本实验利用两位二进制数乘法中乘数各位与被乘数相乘后移位相加的原理,拓展得到两个四位二进制数相乘原理。在max+plus2上进行原理图设计和软件仿真,软件通过后,下载到EPF10K10中,在GW48系列EDA/SOC实验开发系统完成硬件调试。
  3. 所属分类:其它

    • 发布日期:2013-10-20
    • 文件大小:406528
    • 提供者:u012515736
  1. EDA基础实验资料

  2. 8位优先编码器 乘法器 四位比较器 二进制转BCD码 多路选择器等电路图和quartus的使用等
  3. 所属分类:嵌入式

    • 发布日期:2013-12-18
    • 文件大小:5242880
    • 提供者:zhangyipu1988
  1. VHDL语言实现8位二进制乘法电路

  2. 8位二进制乘法采用移位相加的方法。即用乘数的各位数码,从低位开始依次与被乘数相乘,每相乘一次得到的积称为部分积,将第一次(由乘数最低位与被乘数相乘)得到的部分积右移一位并与第二次得到的部分积相加,将加得的和右移一位再与第三次得到的部分积相加,再将相加的结果右移一位与第四次得到的部分积相加。直到所有的部分积都被加过一次。
  3. 所属分类:其它

    • 发布日期:2013-12-18
    • 文件大小:77824
    • 提供者:u013205707
  1. 用vhdl编写的四位乘法器

  2. 用vhdl编写的四位乘法器,完成两个4位二进制数相乘
  3. 所属分类:其它

    • 发布日期:2008-10-16
    • 文件大小:4096
    • 提供者:zhaoyufeng007
  1. vhdl 四输入表决器 二位二进制乘法器 一位二进制全减器等源代码及仿真波形

  2. vhdl硬件设计语言 四输入表决器电路 二位二进制乘法器电路 一位二进制全减器等源代码及仿真波形 MAX plus II 仿真波形
  3. 所属分类:嵌入式

    • 发布日期:2008-11-19
    • 文件大小:280576
    • 提供者:stellvie
  1. 四位二进制乘法器(eda实验)

  2. 使用vhdl实现四位二进制数值的相乘 vhd文件可以使用文本文档打开
  3. 所属分类:其它

    • 发布日期:2008-11-24
    • 文件大小:625
    • 提供者:jijimu
  1. FPGA例程 VHDL

  2. 8位动态显示、8位优先编码器、44矩阵键盘8位动太显示、乘法器、多路选择器、二进制转BCD码、二选一、跑马灯、全加器、十二进制循环计数静态显示、十进制计数器、四输入静态显示、四选一等例子
  3. 所属分类:嵌入式

    • 发布日期:2017-02-08
    • 文件大小:2097152
    • 提供者:skyfiremax
  1. VLSI数字信号处理-设计与实现

  2. 目 录 第一章绪论 1.1 引言 1.2本书各章内容简介 第二章计算机算术运算及其实现 2.1 引言 2.2算术运算的数的系统 2.2.1普通基数的数的系统 2.2.2带符号数字的数的系统 2.2.3定点数的表示法 2.2.4剩余数系统 2.3二进制加法器 2.3.1基本的加法/减法器 2.3.2多级进位存储加法器树 2.3.3流水线加法器 2.4二进制乘法器 2.4.1 Baugh-Wooley补码阵列乘法器的数学原理 2.4.2 8×8位Baugh-Wooley补码阵列乘法器的VHDL实
  3. 所属分类:其它

    • 发布日期:2009-02-20
    • 文件大小:3145728
    • 提供者:luofei23
  1. 计算机组成原理复习资料.pdf

  2. 计算机组成原理的复习资料by中大,这个里边总结的东西非常独到Computer Organization and design the hardware/Software Interface Fifth editic 性能度量公式:CPU性能公式:cPU时间=指令数*cP时钟周期时间 或 cPU时间=指令数CP时钟频率 指令数:执行某程序所需的指令数量;CPl:执行某个程序段时每条指令所需的时钟周 期数;时钟周期时间:时钟频率的倒数 功耗墙:功耗( Power),功率的损耗,在单位吋间中所消耗的能
  3. 所属分类:讲义

    • 发布日期:2019-07-04
    • 文件大小:1048576
    • 提供者:weixin_38889708
  1. 四位二进制乘法器

  2. 所属分类:讲义

    • 发布日期:2017-05-12
    • 文件大小:229376
    • 提供者:qq_38760744