您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 在FPGA上建立一个UWB脉冲发生器

  2. 本设计可以创建一个两倍于FPGA时钟频率的脉冲信号。
  3. 所属分类:其它

    • 发布日期:2020-08-15
    • 文件大小:84992
    • 提供者:weixin_38623255
  1. 电子测量中的在FPGA上建立一个UWB脉冲发生器

  2. 用大多数FPGA都可以实现一个数字UWB(超宽带)脉冲发生器。本设计可以创建一个两倍于FPGA时钟频率的脉冲信号(图1)。以前的设计要采用异步延迟,才能制造出所需频率的脉冲。不过该设计需要一只支持三态上拉的FPGA,如Xilinx公司的Virtex 2(参考文献1)。这种方案亦需要手工布局与布线。今天的FPGA都不支持三态上拉。另外,异步延迟会随温度而变化。本例采用了一种有多时钟相位组合的同步延迟方案。这一设计可以实现于所有类别的FPGA上。   本设计中的主要限制因素是DCM(数字时钟管
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:122880
    • 提供者:weixin_38706100
  1. 在FPGA上建立一个UWB脉冲发生器

  2. 用大多数FPGA都可以实现一个数字UWB(超宽带)脉冲发生器。本设计可以创建一个两倍于FPGA时钟频率的脉冲信号。以前的设计要采用异步延迟,才能制造出所需频率的脉冲。不过该设计需要一只支持三态上拉的FPGA,如Xilinx公司的Virtex2。这种方案亦需要手工布局与布线。今天的FPGA都不支持三态上拉。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:97280
    • 提供者:weixin_38697579
  1. 在FPGA上建立一个UWB脉冲发生器

  2. 用大多数FPGA都可以实现一个数字UWB(超宽带)脉冲发生器。本设计可以创建一个两倍于FPGA时钟频率的脉冲信号(图1)。以前的设计要采用异步延迟,才能制造出所需频率的脉冲。不过该设计需要一只支持三态上拉的FPGA,如Xilinx公司的Virtex 2(参考文献1)。这种方案亦需要手工布局与布线。今天的FPGA都不支持三态上拉。另外,异步延迟会随温度而变化。本例采用了一种有多时钟相位组合的同步延迟方案。这一设计可以实现于所有类别的FPGA上。   本设计中的主要限制因素是DCM(数字时钟管
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:141312
    • 提供者:weixin_38719719