您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于软件无线电的BPSKQPSK解调器研究-基于软件无线电的BPSK_QPSK解调器的研究.rar

  2. 基于软件无线电的BPSKQPSK解调器研究-基于软件无线电的BPSK_QPSK解调器的研究.rar 基于软件无线电的BPSK/QPSK解调器研究,巨详细,有人能有simulink实现就好了。想要的留邮箱。 摘要 软件无线电是一种开放式的体系结构,其中心思 想是构造一个模块化、标准化、可重构的通用硬件平台,通过软件加载来 实现各种无线通信功能。调制解调是移动通信中的一项关键技术,它的好 坏直接关系着通信系统的性能。数字相移键控因其频谱利用率高、 误码性能好、技术灵活多样、适应于高速数据传输和快速
  3. 所属分类:其它

    • 发布日期:2019-08-13
    • 文件大小:5242880
    • 提供者:weixin_39840914
  1. 模拟技术中的基于一种实现快速锁定的锁相环的研究

  2. 摘要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。   1 引言   锁相环(PLL)是模拟电路中的一个重要模块,本文研究的是广泛使用的电荷泵型锁相环(CPPLL)。锁相环电路通过比较参考输入和输出反馈信号的频率/相位,并将
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:227328
    • 提供者:weixin_38589774
  1. EDA/PLD中的基于FPGA的高速数字锁相环的设计与实现

  2. 摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL 引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此研究具有较短捕获时
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:69632
    • 提供者:weixin_38607311
  1. 基于一种实现快速锁定的锁相环的研究

  2. 摘要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计,在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(TSPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的1/2。   1 引言   锁相环(PLL)是模拟电路中的一个重要模块,本文研究的是广泛使用的电荷泵型锁相环(CPPLL)。锁相环电路通过比较参考输入和输出反馈信号的频率/相位,并将
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:274432
    • 提供者:weixin_38633083