您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于现场可编程门阵列的数控延时器的设计

  2. 本文详细介绍了利用VHDL硬件描述语言结合FPGA设计一种数控延时器的方法,讨论了延时范围,分析了延时误差,该延时器的设计旨在和DSP相结合实现对延时信号的处理。随着EDA技术的飞速发展。使用硬件描述语言设计FPGA是电子设计人员应该掌握的一门技术。同时,将DSP和FPGA技术相结合是进行数字信号处理的一种趋势。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:66560
    • 提供者:weixin_38751905
  1. EDA/PLD中的基于现场可编程门阵列的数控延时器的设计

  2. 摘要:给出一种基于现场可编程门阵列(FPGA)的数控延时器的设计方法。首先详细介绍使用计数器的串联实现可控延时的方法,接着讨论不同延时范围下该数控延时器的改进方案,最后分析延时误差及延时精确度。延时器的外部接口仿照AD9501设计。   l 引言   利用硬件描述语言结合可编程逻辑器件(PLD)可以极大地方便数字集成电路的设计,本文介绍一种利用VHDL硬件描述语言结合现场可编程门阵列(FPGA)设计的数控延时器,延时器在时钟clk的作用下,从8位数据线输入延时量,到LATCH高电平时锁存数据
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:278528
    • 提供者:weixin_38731979
  1. 基于现场可编程门阵列的数控延时器的设计

  2. 基于现场可编程门阵列的数控延时器的设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:603136
    • 提供者:weixin_38656142
  1. 基于现场可编程门阵列的数控延时器的设计

  2. 给出一种基于现场可编程门阵列(FPGA)的数控延时器的设计方法。首先详细介绍使用计数器的串联实现可控延时的方法,接着讨论不同延时范围下该数控延时器的改进方案,最后分析延时误差及延时精确度。延时器的外部接口仿照AD9501设计。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:669696
    • 提供者:weixin_38706100
  1. 基于现场可编程门阵列的数控延时器的设计

  2. 摘要:给出一种基于现场可编程门阵列(FPGA)的数控延时器的设计方法。首先详细介绍使用计数器的串联实现可控延时的方法,接着讨论不同延时范围下该数控延时器的改进方案,分析延时误差及延时度。延时器的外部接口仿照AD9501设计。   l 引言   利用硬件描述语言结合可编程逻辑器件(PLD)可以极大地方便数字集成电路的设计,本文介绍一种利用VHDL硬件描述语言结合现场可编程门阵列(FPGA)设计的数控延时器,延时器在时钟clk的作用下,从8位数据线输入延时量,到LATCH高电平时锁存数据,可以实
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:378880
    • 提供者:weixin_38643127